Rewrite of core coder & decoder functions to fix several bugs and limitations, and...
[mono.git] / mono / mini / cpu-s390.md
1 # S/390 64-bit cpu description file
2 # this file is read by genmdesc to pruduce a table with all the relevant information
3 # about the cpu instructions that may be used by the regsiter allocator, the scheduler
4 # and other parts of the arch-dependent part of mini.
5 #
6 # An opcode name is followed by a colon and optional specifiers.
7 # A specifier has a name, a colon and a value. Specifiers are separated by white space.
8 # Here is a description of the specifiers valid for this file and their possible values.
9 #
10 # dest:register       describes the destination register of an instruction
11 # src1:register       describes the first source register of an instruction
12 # src2:register       describes the second source register of an instruction
13 #
14 # register may have the following values:
15 #       i  integer register
16 #       a  r3 register (output from calls)
17 #       b  base register (used in address references)
18 #       f  floating point register
19 #
20 # len:number         describe the maximun length in bytes of the instruction
21 # number is a positive integer
22 #
23 # cost:number        describe how many cycles are needed to complete the instruction (unused)
24 #
25 # clob:spec          describe if the instruction clobbers registers or has special needs
26 #
27 # spec can be one of the following characters:
28 #       c  clobbers caller-save registers
29 #       r  'reserves' the destination register until a later instruction unreserves it
30 #          used mostly to set output registers in function calls
31 #
32 # flags:spec        describe if the instruction uses or sets the flags (unused)
33 #
34 # spec can be one of the following chars:
35 #       s  sets the flags
36 #       u  uses the flags
37 #       m  uses and modifies the flags
38 #
39 # res:spec          describe what units are used in the processor (unused)
40 #
41 # delay:            describe delay slots (unused)
42 #
43 # the required specifiers are: len, clob (if registers are clobbered), the registers
44 # specifiers if the registers are actually used, flags (when scheduling is implemented).
45 #
46 # See the code in mini-x86.c for more details on how the specifiers are used.
47 #
48
49 nop: len:4
50 relaxed_nop: len:4
51
52 adc: dest:i src1:i src2:i len:6
53 add_ovf_carry: dest:i src1:1 src2:i len:28
54 add_ovf_un_carry: dest:i src1:1 src2:i len:28
55 addcc: dest:i src1:i src2:i len:6
56 aot_const: dest:i len:8
57 atomic_add_i4: src1:b src2:i dest:i len:20
58 atomic_exchange_i4: src1:b src2:i dest:i len:20
59 atomic_add_new_i4: src1:b src2:i dest:i len:24
60 br: len:6
61 br_reg: src1:i len:8
62 break: len:6
63 call: dest:o len:6 clob:c
64 call_handler: len:12 clob:c
65 call_membase: dest:o src1:b len:12 clob:c
66 call_reg: dest:o src1:i len:8 clob:c
67 ceq: dest:i len:12
68 cgt.un: dest:i len:12
69 cgt: dest:i len:12
70 checkthis: src1:b len:4
71 ckfinite: dest:f src1:f len:22
72 clt.un: dest:i len:12
73 clt: dest:i len:12
74 compare: src1:i src2:i len:4
75 compare_imm: src1:i len:14
76 cond_exc_c: len:8
77 cond_exc_eq: len:8
78 cond_exc_ge: len:8
79 cond_exc_ge_un: len:8
80 cond_exc_gt: len:8
81 cond_exc_gt_un: len:8
82 cond_exc_le: len:8
83 cond_exc_le_un: len:8
84 cond_exc_lt: len:8
85 cond_exc_lt_un: len:8
86 cond_exc_nc: len:8
87 cond_exc_ne_un: len:8
88 cond_exc_no: len:8
89 cond_exc_ov: len:8
90 endfinally: len: 20
91 fcall: dest:g len:10 clob:c
92 fcall_membase: dest:g src1:b len:14 clob:c
93 fcall_reg: dest:g src1:i len:10 clob:c
94 fcompare: src1:f src2:f len:14
95 float_add: dest:f src1:f src2:f len:6
96 float_beq: len:10
97 float_bge: len:10
98 float_bge_un: len:8
99 float_bgt: len:10
100 float_ble: len:10
101 float_ble_un: len:8
102 float_blt: len:10
103 float_blt_un: len:8
104 float_bne_un: len:8
105 float_bgt_un: len:8
106 float_ceq: dest:i src1:f src2:f len:16
107 float_cgt: dest:i src1:f src2:f len:16
108 float_cgt_un: dest:i src1:f src2:f len:16
109 float_clt: dest:i src1:f src2:f len:16
110 float_clt_un: dest:i src1:f src2:f len:16
111 float_conv_to_i1: dest:i src1:f len:50
112 float_conv_to_i2: dest:i src1:f len:50
113 float_conv_to_i4: dest:i src1:f len:50
114 float_conv_to_i8: dest:l src1:f len:50
115 float_conv_to_i: dest:i src1:f len:52
116 float_conv_to_r4: dest:f src1:f len:4
117 float_conv_to_u1: dest:i src1:f len:62
118 float_conv_to_u2: dest:i src1:f len:62
119 float_conv_to_u4: dest:i src1:f len:62
120 float_conv_to_u8: dest:l src1:f len:62
121 float_conv_to_u: dest:i src1:f len:36
122 float_div: dest:f src1:f src2:f len:6
123 float_div_un: dest:f src1:f src2:f len:6
124 float_mul: dest:f src1:f src2:f len:6
125 float_neg: dest:f src1:f len:6
126 float_not: dest:f src1:f len:6
127 float_rem: dest:f src1:f src2:f len:16
128 float_rem_un: dest:f src1:f src2:f len:16
129 float_sub: dest:f src1:f src2:f len:6
130 fmove: dest:f src1:f len:4
131 iconst: dest:i len:16
132 jmp: len:56
133 label: len:0
134 lcall: dest:L len:8 clob:c
135 lcall_membase: dest:L src1:b len:12 clob:c
136 lcall_reg: dest:L src1:i len:8 clob:c
137 load_membase: dest:i src1:b len:18
138 loadi1_membase: dest:i src1:b len:40
139 loadi2_membase: dest:i src1:b len:24
140 loadi4_membase: dest:i src1:b len:18
141 loadi8_membase: dest:i src1:b
142 loadr4_membase: dest:f src1:b len:20
143 loadr8_membase: dest:f src1:b len:18
144 loadu1_membase: dest:i src1:b len:26
145 loadu2_membase: dest:i src1:b len:26
146 loadu4_mem: dest:i len:8
147 loadu4_membase: dest:i src1:b len:18
148 localloc: dest:i src1:i len:72
149 long_add: len: 18 dest:l src1:l src2:i clob:1
150 long_add_ovf_un: len:22 dest:l src1:l src2:i clob:1
151 long_add_ovf: len:28 dest:l src1:l src2:i clob:1
152 long_conv_to_ovf_i: dest:i src1:i src2:i len:44
153 long_conv_to_r_un: dest:f src1:i src2:i len:37 
154 long_conv_to_r4: dest:f src1:i len:4
155 long_conv_to_r8: dest:f src1:i len:4
156 long_mul_ovf: len: 18
157 long_mul_ovf_un: len: 18 
158 long_sub: len: 18 dest:l src1:l src2:i clob:1
159 long_sub_ovf_un: len:22 dest:l src1:l src2:i clob:1
160 long_sub_ovf: len:36 dest:l src1:l src2:i clob:1
161 memory_barrier: len: 10
162 move: dest:i src1:i len:4
163 bigmul: len:2 dest:l src1:a src2:i
164 bigmul_un: len:2 dest:l src1:a src2:i
165 endfilter: src1:i len:12
166 rethrow: src1:i len:8
167 oparglist: src1:i len:20
168 r4const: dest:f len:22
169 r8const: dest:f len:18
170 s390_bkchain: len:16 dest:i src1:i
171 s390_move: len:48 dest:b src1:b
172 s390_setf4ret: dest:f src1:f len:4
173 tls_get: dest:i len:44
174 sbb: dest:i src1:i src2:i len:8
175 setlret: src1:i src2:i len:12
176 sqrt: dest:f src1:f len:4
177 start_handler: len:18
178 store_membase_imm: dest:b len:32
179 store_membase_reg: dest:b src1:i len:18
180 storei1_membase_imm: dest:b len:32
181 storei1_membase_reg: dest:b src1:i len:18
182 storei2_membase_imm: dest:b len:32
183 storei2_membase_reg: dest:b src1:i len:18
184 storei4_membase_imm: dest:b len:32
185 storei4_membase_reg: dest:b src1:i len:18
186 storei8_membase_imm: dest:b 
187 storei8_membase_reg: dest:b src1:i 
188 storer4_membase_reg: dest:b src1:f len:22
189 storer8_membase_reg: dest:b src1:f len:22
190 sub_ovf_carry: dest:i src1:1 src2:i len:28
191 sub_ovf_un_carry: dest:i src1:1 src2:i len:28
192 subcc: dest:i src1:i src2:i len:6
193 throw: src1:i len:8
194 vcall: len:8 clob:c
195 vcall_membase: src1:b len:12 clob:c
196 vcall_reg: src1:i len:8 clob:c
197 voidcall: len:8 clob:c
198 voidcall_membase: src1:b len:12 clob:c
199 voidcall_reg: src1:i len:8 clob:c
200
201 # 32 bit opcodes
202 int_add: dest:i src1:i src2:i len:6
203 int_sub: dest:i src1:i src2:i len:6
204 int_mul: dest:i src1:i src2:i len:6
205 int_div: dest:a src1:i src2:i len:10
206 int_div_un: dest:a src1:i src2:i len:12 
207 int_and: dest:i src1:i src2:i len:6
208 int_or: dest:i src1:i src2:i len:4
209 int_xor: dest:i src1:i src2:i len:4
210 int_rem: dest:d src1:i src2:i len:10
211 int_rem_un: dest:d src1:i src2:i len:12
212 int_shl: dest:i src1:i src2:i clob:s len:8
213 int_shr: dest:i src1:i src2:i clob:s len:8
214 int_shr_un: dest:i src1:i src2:i clob:s len:8
215 int_add_ovf: len: 24 dest:i src1:i src2:i
216 int_add_ovf_un: len: 10 dest:i src1:i src2:i
217 int_sub_ovf: len:24 dest:i src1:i src2:i
218 int_sub_ovf_un: len:10 dest:i src1:i src2:i 
219 int_mul_ovf: dest:i src1:i src2:i len:42
220 int_mul_ovf_un: dest:i src1:i src2:i len:20
221
222 int_neg: dest:i src1:i len:4
223 int_not: dest:i src1:i len:8
224 int_conv_to_i1: dest:i src1:i len:16
225 int_conv_to_i2: dest:i src1:i len:16
226 int_conv_to_i4: dest:i src1:i len:2
227 int_conv_to_r4: dest:f src1:i len:4
228 int_conv_to_r8: dest:f src1:i len:4
229 int_conv_to_u1: dest:i src1:i len:8
230 int_conv_to_u2: dest:i src1:i len:16
231 int_conv_to_u4: dest:i src1:i
232
233 int_conv_to_r_un: dest:f src1:i len:30
234
235 int_beq: len:8
236 int_bge_un: len:8
237 int_bge: len:8
238 int_bgt_un: len:8
239 int_bgt: len:8
240 int_ble_un: len:8
241 int_ble: len:8
242 int_blt_un: len:8
243 int_blt: len:8
244 int_bne_un: len:8
245
246 mul_imm: dest:i src1:i len:20
247 adc_imm: dest:i src1:i len:18
248 add_imm: dest:i src1:i len:18
249 addcc_imm: dest:i src1:i len:18
250 and_imm: dest:i src1:i len:16
251 div_imm: dest:i src1:i len:24
252 div_un_imm: dest:i src1:i len:24
253 or_imm: dest:i src1:i len:16
254 rem_imm: dest:i src1:i len:24
255 rem_un_imm: dest:i src1:i len:24
256 sbb_imm: dest:i src1:i len:18
257 shl_imm: dest:i src1:i len:8
258 shr_imm: dest:i src1:i len:8
259 shr_un_imm: dest:i src1:i len:8
260 sub_imm: dest:i src1:i len:18
261 subcc_imm: dest:i src1:i len:18
262 xor_imm: dest:i src1:i len:16
263
264 # Linear IR opcodes
265 dummy_use: src1:i len:0
266 dummy_store: len:0
267 not_reached: len:0
268 not_null: src1:i len:0
269
270 jump_table: dest:i len:16
271
272 icompare: src1:i src2:i len:4
273 icompare_imm: src1:i len:14
274
275 int_ceq: dest:i len:12
276 int_cgt_un: dest:i len:12
277 int_cgt: dest:i len:12
278 int_clt_un: dest:i len:12
279 int_clt: dest:i len:12
280
281 cond_exc_ic: len:8
282 cond_exc_ieq: len:8
283 cond_exc_ige: len:8
284 cond_exc_ige_un: len:8
285 cond_exc_igt: len:8
286 cond_exc_igt_un: len:8
287 cond_exc_ile: len:8
288 cond_exc_ile_un: len:8
289 cond_exc_ilt: len:8
290 cond_exc_ilt_un: len:8
291 cond_exc_inc: len:8
292 cond_exc_ine_un: len:8
293 cond_exc_ino: len:8
294 cond_exc_iov: len:8
295
296 int_add_imm: dest:i src1:i len:18
297 int_sub_imm: dest:i src1:i len:18
298 int_mul_imm: dest:i src1:i len:20
299 int_div_imm: dest:i src1:i len:24
300 int_div_un_imm: dest:i src1:i len:24
301 int_rem_imm: dest:i src1:i len:24
302 int_rem_un_imm: dest:i src1:i len:24
303 int_and_imm: dest:i src1:i len:16
304 int_or_imm: dest:i src1:i len:16
305 int_xor_imm: dest:i src1:i len:16
306 int_adc_imm: dest:i src1:i len:18
307 int_sbb_imm: dest:i src1:i len:18
308 int_shl_imm: dest:i src1:i len:8
309 int_shr_imm: dest:i src1:i len:8
310 int_shr_un_imm: dest:i src1:i len:8
311
312 int_adc: dest:i src1:i src2:i len:6
313 int_sbb: dest:i src1:i src2:i len:8
314 int_addcc: dest:i src1:i src2:i len:6
315 int_subcc: dest:i src1:i src2:i len:6
316
317 long_conv_to_ovf_i4_2: dest:i src1:i src2:i len:44
318
319 vcall2: len:8 clob:c
320 vcall2_membase: src1:b len:12 clob:c
321 vcall2_reg: src1:i len:8 clob:c
322
323 s390_long_add: dest:l src1:i src2:i len:18
324 s390_long_add_ovf: dest:l src1:i src2:i len:32
325 s390_long_add_ovf_un: dest:l src1:i src2:i len:32
326 s390_long_sub: dest:l src1:i src2:i len:18
327 s390_long_sub_ovf: dest:l src1:i src2:i len:32
328 s390_long_sub_ovf_un: dest:l src1:i src2:i len:32
329 s390_long_neg: dest:l src1:i src2:i len:18
330
331 s390_int_add_ovf: len:24 dest:i src1:i src2:i
332 s390_int_add_ovf_un: len:10 dest:i src1:i src2:i 
333 s390_int_sub_ovf: len:24 dest:i src1:i src2:i
334 s390_int_sub_ovf_un: len:10 dest:i src1:i src2:i