Merge pull request #980 from StephenMcConnel/bug-18638
[mono.git] / mono / mini / cpu-ppc.md
1 # powerpc cpu description file
2 # this file is read by genmdesc to pruduce a table with all the relevant information
3 # about the cpu instructions that may be used by the regsiter allocator, the scheduler
4 # and other parts of the arch-dependent part of mini.
5 #
6 # An opcode name is followed by a colon and optional specifiers.
7 # A specifier has a name, a colon and a value. Specifiers are separated by white space.
8 # Here is a description of the specifiers valid for this file and their possible values.
9 #
10 # dest:register       describes the destination register of an instruction
11 # src1:register       describes the first source register of an instruction
12 # src2:register       describes the second source register of an instruction
13 #
14 # register may have the following values:
15 #       i  integer register
16 #       a  r3 register (output from calls)
17 #       b  base register (used in address references)
18 #       f  floating point register
19 #
20 # len:number         describe the maximun length in bytes of the instruction
21 # number is a positive integer
22 #
23 # cost:number        describe how many cycles are needed to complete the instruction (unused)
24 #
25 # clob:spec          describe if the instruction clobbers registers or has special needs
26 #
27 # spec can be one of the following characters:
28 #       c  clobbers caller-save registers
29 #       r  'reserves' the destination register until a later instruction unreserves it
30 #          used mostly to set output registers in function calls
31 #
32 # flags:spec        describe if the instruction uses or sets the flags (unused)
33 #
34 # spec can be one of the following chars:
35 #       s  sets the flags
36 #       u  uses the flags
37 #       m  uses and modifies the flags
38 #
39 # res:spec          describe what units are used in the processor (unused)
40 #
41 # delay:            describe delay slots (unused)
42 #
43 # the required specifiers are: len, clob (if registers are clobbered), the registers
44 # specifiers if the registers are actually used, flags (when scheduling is implemented).
45 #
46 # See the code in mini-x86.c for more details on how the specifiers are used.
47 #
48 memory_barrier: len:4
49 nop: len:4
50 relaxed_nop: len:4
51 break: len:32
52 seq_point: len:24
53 il_seq_point: len:0
54 jmp: len:108
55 tailcall: len:120 clob:c
56 call: dest:a clob:c len:16
57 br: len:4
58 throw: src1:i len:20
59 rethrow: src1:i len:20
60 ckfinite: dest:f src1:f
61 ppc_check_finite: src1:i len:16
62 add_ovf_carry: dest:i src1:i src2:i len:16
63 sub_ovf_carry: dest:i src1:i src2:i len:16
64 add_ovf_un_carry: dest:i src1:i src2:i len:16
65 sub_ovf_un_carry: dest:i src1:i src2:i len:16
66 start_handler: len:32
67 endfinally: len:28
68 ceq: dest:i len:12
69 cgt: dest:i len:12
70 cgt.un: dest:i len:12
71 clt: dest:i len:12
72 clt.un: dest:i len:12
73 localloc: dest:i src1:i len:60
74 compare: src1:i src2:i len:4
75 compare_imm: src1:i len:12
76 fcompare: src1:f src2:f len:12
77 oparglist: src1:i len:12
78 setlret: src1:i src2:i len:12
79 checkthis: src1:b len:4
80 voidcall: len:16 clob:c
81 voidcall_reg: src1:i len:16 clob:c
82 voidcall_membase: src1:b len:16 clob:c
83 fcall: dest:g len:16 clob:c
84 fcall_reg: dest:g src1:i len:16 clob:c
85 fcall_membase: dest:g src1:b len:16 clob:c
86 lcall: dest:l len:16 clob:c
87 lcall_reg: dest:l src1:i len:16 clob:c
88 lcall_membase: dest:l src1:b len:16 clob:c
89 vcall: len:16 clob:c
90 vcall_reg: src1:i len:16 clob:c
91 vcall_membase: src1:b len:16 clob:c
92 call_reg: dest:a src1:i len:16 clob:c
93 call_membase: dest:a src1:b len:16 clob:c
94 iconst: dest:i len:8
95 r4const: dest:f len:12
96 r8const: dest:f len:24
97 label: len:0
98 store_membase_reg: dest:b src1:i len:12
99 storei1_membase_reg: dest:b src1:i len:12
100 storei2_membase_reg: dest:b src1:i len:12
101 storei4_membase_reg: dest:b src1:i len:12
102 storer4_membase_reg: dest:b src1:f len:16
103 storer8_membase_reg: dest:b src1:f len:12
104 load_membase: dest:i src1:b len:12
105 loadi1_membase: dest:i src1:b len:16
106 loadu1_membase: dest:i src1:b len:12
107 loadi2_membase: dest:i src1:b len:12
108 loadu2_membase: dest:i src1:b len:12
109 loadi4_membase: dest:i src1:b len:12
110 loadu4_membase: dest:i src1:b len:12
111 loadr4_membase: dest:f src1:b len:12
112 loadr8_membase: dest:f src1:b len:12
113 load_memindex: dest:i src1:b src2:i len:4
114 loadi1_memindex: dest:i src1:b src2:i len:8
115 loadu1_memindex: dest:i src1:b src2:i len:4
116 loadi2_memindex: dest:i src1:b src2:i len:4
117 loadu2_memindex: dest:i src1:b src2:i len:4
118 loadi4_memindex: dest:i src1:b src2:i len:4
119 loadu4_memindex: dest:i src1:b src2:i len:4
120 loadr4_memindex: dest:f src1:b src2:i len:4
121 loadr8_memindex: dest:f src1:b src2:i len:4
122 store_memindex: dest:b src1:i src2:i len:4
123 storei1_memindex: dest:b src1:i src2:i len:4
124 storei2_memindex: dest:b src1:i src2:i len:4
125 storei4_memindex: dest:b src1:i src2:i len:4
126 storer4_memindex: dest:b src1:i src2:i len:8
127 storer8_memindex: dest:b src1:i src2:i len:4
128 loadu4_mem: dest:i len:8
129 move: dest:i src1:i len:4
130 fmove: dest:f src1:f len:4
131 add_imm: dest:i src1:i len:4
132 sub_imm: dest:i src1:i len:4
133 mul_imm: dest:i src1:i len:4
134 # there is no actual support for division or reminder by immediate
135 # we simulate them, though (but we need to change the burg rules 
136 # to allocate a symbolic reg for src2)
137 div_imm: dest:i src1:i src2:i len:20
138 div_un_imm: dest:i src1:i src2:i len:12
139 rem_imm: dest:i src1:i src2:i len:28
140 rem_un_imm: dest:i src1:i src2:i len:16
141 and_imm: dest:i src1:i len:4
142 or_imm: dest:i src1:i len:4
143 xor_imm: dest:i src1:i len:4
144 shl_imm: dest:i src1:i len:4
145 shr_imm: dest:i src1:i len:4
146 shr_un_imm: dest:i src1:i len:4
147 cond_exc_eq: len:8
148 cond_exc_ne_un: len:8
149 cond_exc_lt: len:8
150 cond_exc_lt_un: len:8
151 cond_exc_gt: len:8
152 cond_exc_gt_un: len:8
153 cond_exc_ge: len:8
154 cond_exc_ge_un: len:8
155 cond_exc_le: len:8
156 cond_exc_le_un: len:8
157 cond_exc_ov: len:12
158 cond_exc_no: len:8
159 cond_exc_c: len:12
160 cond_exc_nc: len:8
161 long_conv_to_ovf_i: dest:i src1:i src2:i len:32
162 long_mul_ovf: 
163 long_conv_to_r_un: dest:f src1:i src2:i len:37 
164 float_beq: len:8
165 float_bne_un: len:8
166 float_blt: len:8
167 float_blt_un: len:8
168 float_bgt: len:8
169 float_bgt_un: len:8
170 float_bge: len:8
171 float_bge_un: len:8
172 float_ble: len:8
173 float_ble_un: len:8
174 float_add: dest:f src1:f src2:f len:4
175 float_sub: dest:f src1:f src2:f len:4
176 float_mul: dest:f src1:f src2:f len:4
177 float_div: dest:f src1:f src2:f len:4
178 float_div_un: dest:f src1:f src2:f len:4
179 float_rem: dest:f src1:f src2:f len:16
180 float_rem_un: dest:f src1:f src2:f len:16
181 float_neg: dest:f src1:f len:4
182 float_not: dest:f src1:f len:4
183 float_conv_to_i1: dest:i src1:f len:40
184 float_conv_to_i2: dest:i src1:f len:40
185 float_conv_to_i4: dest:i src1:f len:40
186 float_conv_to_i8: dest:l src1:f len:40
187 float_conv_to_r4: dest:f src1:f len:4
188 float_conv_to_u4: dest:i src1:f len:40
189 float_conv_to_u8: dest:l src1:f len:40
190 float_conv_to_u2: dest:i src1:f len:40
191 float_conv_to_u1: dest:i src1:f len:40
192 float_conv_to_i: dest:i src1:f len:40
193 float_ceq: dest:i src1:f src2:f len:16
194 float_cgt: dest:i src1:f src2:f len:16
195 float_cgt_un: dest:i src1:f src2:f len:20
196 float_clt: dest:i src1:f src2:f len:16
197 float_clt_un: dest:i src1:f src2:f len:20
198 float_conv_to_u: dest:i src1:f len:36
199 call_handler: len:12 clob:c
200 endfilter: src1:i len:32
201 aot_const: dest:i len:8
202 load_gotaddr: dest:i len:32
203 got_entry: dest:i src1:b len:32
204 sqrt: dest:f src1:f len:4
205 adc: dest:i src1:i src2:i len:4
206 addcc: dest:i src1:i src2:i len:4
207 subcc: dest:i src1:i src2:i len:4
208 addcc_imm: dest:i src1:i len:4
209 sbb: dest:i src1:i src2:i len:4
210 br_reg: src1:i len:8
211 ppc_subfic: dest:i src1:i len:4
212 ppc_subfze: dest:i src1:i len:4
213 bigmul: len:12 dest:l src1:i src2:i
214 bigmul_un: len:12 dest:l src1:i src2:i
215 tls_get: len:20 dest:i
216
217 # Linear IR opcodes
218 dummy_use: src1:i len:0
219 dummy_store: len:0
220 not_reached: len:0
221 not_null: src1:i len:0
222
223 # 32 bit opcodes
224 int_add: dest:i src1:i src2:i len:4
225 int_sub: dest:i src1:i src2:i len:4
226 int_mul: dest:i src1:i src2:i len:4
227 int_div: dest:i src1:i src2:i len:40
228 int_div_un: dest:i src1:i src2:i len:16
229 int_rem: dest:i src1:i src2:i len:48
230 int_rem_un: dest:i src1:i src2:i len:24
231 int_and: dest:i src1:i src2:i len:4
232 int_or: dest:i src1:i src2:i len:4
233 int_xor: dest:i src1:i src2:i len:4
234 int_shl: dest:i src1:i src2:i len:4
235 int_shr: dest:i src1:i src2:i len:4
236 int_shr_un: dest:i src1:i src2:i len:4
237 int_neg: dest:i src1:i len:4
238 int_not: dest:i src1:i len:4
239 int_conv_to_i1: dest:i src1:i len:8
240 int_conv_to_i2: dest:i src1:i len:8
241 int_conv_to_i4: dest:i src1:i len:4
242 int_conv_to_r4: dest:f src1:i len:36
243 int_conv_to_r8: dest:f src1:i len:36
244 int_conv_to_u4: dest:i src1:i
245 int_conv_to_u2: dest:i src1:i len:8
246 int_conv_to_u1: dest:i src1:i len:4
247 int_beq: len:8
248 int_bge: len:8
249 int_bgt: len:8
250 int_ble: len:8
251 int_blt: len:8
252 int_bne_un: len:8
253 int_bge_un: len:8
254 int_bgt_un: len:8
255 int_ble_un: len:8
256 int_blt_un: len:8
257 int_add_ovf: dest:i src1:i src2:i len:16
258 int_add_ovf_un: dest:i src1:i src2:i len:16
259 int_mul_ovf: dest:i src1:i src2:i len:16
260 int_mul_ovf_un: dest:i src1:i src2:i len:16
261 int_sub_ovf: dest:i src1:i src2:i len:16
262 int_sub_ovf_un: dest:i src1:i src2:i len:16
263
264 int_adc: dest:i src1:i src2:i len:4
265 int_addcc: dest:i src1:i src2:i len:4
266 int_subcc: dest:i src1:i src2:i len:4
267 int_sbb: dest:i src1:i src2:i len:4
268 int_adc_imm: dest:i src1:i len:12
269 int_sbb_imm: dest:i src1:i len:12
270
271 int_add_imm: dest:i src1:i len:12
272 int_sub_imm: dest:i src1:i len:12
273 int_mul_imm: dest:i src1:i len:12
274 int_div_imm: dest:i src1:i len:20
275 int_div_un_imm: dest:i src1:i len:12
276 int_rem_imm: dest:i src1:i len:28
277 int_rem_un_imm: dest:i src1:i len:16
278 int_and_imm: dest:i src1:i len:12
279 int_or_imm: dest:i src1:i len:12
280 int_xor_imm: dest:i src1:i len:12
281 int_shl_imm: dest:i src1:i len:8
282 int_shr_imm: dest:i src1:i len:8
283 int_shr_un_imm: dest:i src1:i len:8
284
285 int_ceq: dest:i len:12
286 int_cgt: dest:i len:12
287 int_cgt_un: dest:i len:12
288 int_clt: dest:i len:12
289 int_clt_un: dest:i len:12
290
291 cond_exc_ieq: len:8
292 cond_exc_ine_un: len:8
293 cond_exc_ilt: len:8
294 cond_exc_ilt_un: len:8
295 cond_exc_igt: len:8
296 cond_exc_igt_un: len:8
297 cond_exc_ige: len:8
298 cond_exc_ige_un: len:8
299 cond_exc_ile: len:8
300 cond_exc_ile_un: len:8
301 cond_exc_iov: len:12
302 cond_exc_ino: len:8
303 cond_exc_ic: len:12
304 cond_exc_inc: len:8
305
306 icompare: src1:i src2:i len:4
307 icompare_imm: src1:i len:12
308
309 long_conv_to_ovf_i4_2: dest:i src1:i src2:i len:32
310
311 vcall2: len:20 clob:c
312 vcall2_reg: src1:i len:8 clob:c
313 vcall2_membase: src1:b len:16 clob:c
314
315 jump_table: dest:i len:8
316
317 atomic_add_i4: src1:b src2:i dest:i len:20
318 atomic_cas_i4: src1:b src2:i src3:i dest:i len:38