2004-10-21 <vargaz@freemail.hu>
[mono.git] / mono / mini / cpu-g4.md
1 # powerpc cpu description file
2 # this file is read by genmdesc to pruduce a table with all the relevant information
3 # about the cpu instructions that may be used by the regsiter allocator, the scheduler
4 # and other parts of the arch-dependent part of mini.
5 #
6 # An opcode name is followed by a colon and optional specifiers.
7 # A specifier has a name, a colon and a value. Specifiers are separated by white space.
8 # Here is a description of the specifiers valid for this file and their possible values.
9 #
10 # dest:register       describes the destination register of an instruction
11 # src1:register       describes the first source register of an instruction
12 # src2:register       describes the second source register of an instruction
13 #
14 # register may have the following values:
15 #       i  integer register
16 #       a  r3 register (output from calls)
17 #       b  base register (used in address references)
18 #       f  floating point register
19 #
20 # len:number         describe the maximun length in bytes of the instruction
21 # number is a positive integer
22 #
23 # cost:number        describe how many cycles are needed to complete the instruction (unused)
24 #
25 # clob:spec          describe if the instruction clobbers registers or has special needs
26 #
27 # spec can be one of the following characters:
28 #       c  clobbers caller-save registers
29 #       r  'reserves' the destination register until a later instruction unreserves it
30 #          used mostly to set output registers in function calls
31 #
32 # flags:spec        describe if the instruction uses or sets the flags (unused)
33 #
34 # spec can be one of the following chars:
35 #       s  sets the flags
36 #       u  uses the flags
37 #       m  uses and modifies the flags
38 #
39 # res:spec          describe what units are used in the processor (unused)
40 #
41 # delay:            describe delay slots (unused)
42 #
43 # the required specifiers are: len, clob (if registers are clobbered), the registers
44 # specifiers if the registers are actually used, flags (when scheduling is implemented).
45 #
46 # See the code in mini-x86.c for more details on how the specifiers are used.
47 #
48 nop: len:4
49 break: len:4
50 ldarg.0:
51 ldarg.1:
52 ldarg.2:
53 ldarg.3:
54 ldloc.0:
55 ldloc.1:
56 ldloc.2:
57 ldloc.3:
58 stloc.0:
59 stloc.1:
60 stloc.2:
61 stloc.3:
62 ldarg.s:
63 ldarga.s:
64 starg.s:
65 ldloc.s:
66 ldloca.s:
67 stloc.s:
68 ldnull:
69 ldc.i4.m1:
70 ldc.i4.0:
71 ldc.i4.1:
72 ldc.i4.2:
73 ldc.i4.3:
74 ldc.i4.4:
75 ldc.i4.5:
76 ldc.i4.6:
77 ldc.i4.7:
78 ldc.i4.8:
79 ldc.i4.s:
80 ldc.i4:
81 ldc.i8:
82 ldc.r4:
83 ldc.r8:
84 dup:
85 pop:
86 jmp: len:92
87 call: dest:a clob:c len:4
88 calli:
89 ret:
90 br.s:
91 brfalse.s:
92 brtrue.s:
93 beq.s:
94 bge.s:
95 bgt.s:
96 ble.s:
97 blt.s:
98 bne.un.s:
99 bge.un.s:
100 bgt.un.s:
101 ble.un.s:
102 blt.un.s:
103 br: len:4
104 brfalse:
105 brtrue:
106 beq: len:8
107 bge: len:8
108 bgt: len:8
109 ble: len:8
110 blt: len:8
111 bne.un: len:8
112 bge.un: len:8
113 bgt.un: len:8
114 ble.un: len:8
115 blt.un: len:8
116 switch:
117 ldind.i1: dest:i len:8
118 ldind.u1: dest:i len:8
119 ldind.i2: dest:i len:8
120 ldind.u2: dest:i len:8
121 ldind.i4: dest:i len:8
122 ldind.u4: dest:i len:8
123 ldind.i8:
124 ldind.i: dest:i len:8
125 ldind.r4:
126 ldind.r8:
127 ldind.ref: dest:i len:8
128 stind.ref: src1:b src2:i
129 stind.i1: src1:b src2:i
130 stind.i2: src1:b src2:i
131 stind.i4: src1:b src2:i
132 stind.i8:
133 stind.r4: src1:b src2:f
134 stind.r8: src1:b src2:f
135 add: dest:i src1:i src2:i len:4
136 sub: dest:i src1:i src2:i len:4
137 mul: dest:i src1:i src2:i len:4
138 div: dest:i src1:i src2:i len:16
139 div.un: dest:i src1:i src2:i len:16
140 rem: dest:i src1:i src2:i len:24
141 rem.un: dest:i src1:i src2:i len:24
142 and: dest:i src1:i src2:i len:4
143 or: dest:i src1:i src2:i len:4
144 xor: dest:i src1:i src2:i len:4
145 shl: dest:i src1:i src2:i len:4
146 shr: dest:i src1:i src2:i len:4
147 shr.un: dest:i src1:i src2:i len:4
148 neg: dest:i src1:i len:4
149 not: dest:i src1:i len:4
150 conv.i1: dest:i src1:i len:4
151 conv.i2: dest:i src1:i len:4
152 conv.i4: dest:i src1:i len:4
153 conv.i8:
154 conv.r4: dest:f src1:i len:36
155 conv.r8: dest:f src1:i len:36
156 conv.u4: dest:i src1:i
157 conv.u8:
158 callvirt:
159 cpobj:
160 ldobj:
161 ldstr:
162 newobj:
163 castclass:
164 isinst:
165 conv.r.un: dest:f src1:i len:32
166 unbox:
167 throw: src1:i len:8
168 ldfld:
169 ldflda:
170 stfld:
171 ldsfld:
172 ldsflda:
173 stsfld:
174 stobj:
175 conv.ovf.i1.un:
176 conv.ovf.i2.un:
177 conv.ovf.i4.un:
178 conv.ovf.i8.un:
179 conv.ovf.u1.un:
180 conv.ovf.u2.un:
181 conv.ovf.u4.un:
182 conv.ovf.u8.un:
183 conv.ovf.i.un:
184 conv.ovf.u.un:
185 box:
186 newarr:
187 ldlen:
188 ldelema:
189 ldelem.i1:
190 ldelem.u1:
191 ldelem.i2:
192 ldelem.u2:
193 ldelem.i4:
194 ldelem.u4:
195 ldelem.i8:
196 ldelem.i:
197 ldelem.r4:
198 ldelem.r8:
199 ldelem.ref:
200 stelem.i:
201 stelem.i1:
202 stelem.i2:
203 stelem.i4:
204 stelem.i8:
205 stelem.r4:
206 stelem.r8:
207 stelem.ref:
208 conv.ovf.i1:
209 conv.ovf.u1:
210 conv.ovf.i2:
211 conv.ovf.u2:
212 conv.ovf.i4:
213 conv.ovf.u4:
214 conv.ovf.i8:
215 conv.ovf.u8:
216 refanyval:
217 ckfinite: dest:f src1:f len:24
218 mkrefany:
219 ldtoken:
220 conv.u2: dest:i src1:i len:4
221 conv.u1: dest:i src1:i len:4
222 conv.i: dest:i src1:i len:4
223 conv.ovf.i:
224 conv.ovf.u:
225 add.ovf: dest:i src1:i src2:i len:16
226 add.ovf.un: dest:i src1:i src2:i len:16
227 mul.ovf: dest:i src1:i src2:i len:16
228 # this opcode is handled specially in the code generator
229 mul.ovf.un: dest:i src1:i src2:i len:16
230 sub.ovf: dest:i src1:i src2:i len:16
231 sub.ovf.un: dest:i src1:i src2:i len:16
232 add_ovf_carry: dest:i src1:i src2:i len:16
233 sub_ovf_carry: dest:i src1:i src2:i len:16
234 add_ovf_un_carry: dest:i src1:i src2:i len:16
235 sub_ovf_un_carry: dest:i src1:i src2:i len:16
236 start_handler: len:8
237 endfinally: len:12
238 leave:
239 leave.s:
240 stind.i:
241 conv.u: dest:i src1:i len:4
242 prefix7:
243 prefix6:
244 prefix5:
245 prefix4:
246 prefix3:
247 prefix2:
248 prefix1:
249 prefixref:
250 arglist:
251 ceq: dest:i len:12
252 cgt: dest:i len:12
253 cgt.un: dest:i len:12
254 clt: dest:i len:12
255 clt.un: dest:i len:12
256 ldftn:
257 ldvirtftn:
258 ldarg:
259 ldarga:
260 starg:
261 ldloc:
262 ldloca:
263 stloc:
264 localloc: dest:i src1:i len:30
265 endfilter: len:12
266 unaligned.:
267 volatile.:
268 tail.:
269 initobj:
270 cpblk:
271 initblk:
272 rethrow:
273 sizeof:
274 refanytype:
275 illegal:
276 endmac:
277 mono_objaddr:
278 mono_ldptr:
279 mono_vtaddr:
280 mono_newobj:
281 mono_retobj:
282 load:
283 ldaddr:
284 store:
285 phi:
286 rename:
287 compare: src1:i src2:i len:4
288 compare_imm: src1:i len:12
289 fcompare: src1:f src2:f len:12
290 lcompare:
291 local:
292 arg:
293 oparglist: src1:i len:12
294 outarg: src1:i len:1
295 outarg_imm: len:5
296 retarg:
297 setret: dest:a src1:i len:4
298 setlret: src1:i src2:i len:12
299 setreg: dest:i src1:i len:4 clob:r
300 setregimm: dest:i len:8 clob:r
301 setfreg: dest:f src1:f len:4 clob:r
302 checkthis: src1:b len:4
303 voidcall: len:8 clob:c
304 voidcall_reg: src1:i len:8 clob:c
305 voidcall_membase: src1:b len:12 clob:c
306 fcall: dest:f len:8 clob:c
307 fcall_reg: dest:f src1:i len:8 clob:c
308 fcall_membase: dest:f src1:b len:12 clob:c
309 lcall: dest:l len:8 clob:c
310 lcall_reg: dest:l src1:i len:8 clob:c
311 lcall_membase: dest:l src1:b len:12 clob:c
312 vcall: len:8 clob:c
313 vcall_reg: src1:i len:8 clob:c
314 vcall_membase: src1:b len:12 clob:c
315 call_reg: dest:a src1:i len:8 clob:c
316 call_membase: dest:a src1:b len:12 clob:c
317 trap:
318 iconst: dest:i len:12
319 i8const:
320 r4const: dest:f len:12
321 r8const: dest:f len:12
322 regvar:
323 reg:
324 regoffset:
325 label:
326 store_membase_imm: dest:b len:20
327 store_membase_reg: dest:b src1:i len:12
328 storei1_membase_imm: dest:b len:20
329 storei1_membase_reg: dest:b src1:i len:12
330 storei2_membase_imm: dest:b len:20
331 storei2_membase_reg: dest:b src1:i len:12
332 storei4_membase_imm: dest:b len:20
333 storei4_membase_reg: dest:b src1:i len:12
334 storei8_membase_imm: dest:b 
335 storei8_membase_reg: dest:b src1:i 
336 storer4_membase_reg: dest:b src1:f len:12
337 storer8_membase_reg: dest:b src1:f len:12
338 load_membase: dest:i src1:b len:12
339 loadi1_membase: dest:i src1:b len:12
340 loadu1_membase: dest:i src1:b len:12
341 loadi2_membase: dest:i src1:b len:12
342 loadu2_membase: dest:i src1:b len:12
343 loadi4_membase: dest:i src1:b len:12
344 loadu4_membase: dest:i src1:b len:12
345 loadi8_membase: dest:i src1:b
346 loadr4_membase: dest:f src1:b len:12
347 loadr8_membase: dest:f src1:b len:12
348 loadu4_mem: dest:i len:8
349 move: dest:i src1:i len:4
350 fmove: dest:f src1:f len:4
351 add_imm: dest:i src1:i len:12
352 sub_imm: dest:i src1:i len:12
353 mul_imm: dest:i src1:i len:12
354 # there is no actual support for division or reminder by immediate
355 # we simulate them, though (but we need to change the burg rules 
356 # to allocate a symbolic reg for src2)
357 div_imm: dest:i src1:i src2:i len:20
358 div_un_imm: dest:i src1:i src2:i len:12
359 rem_imm: dest:i src1:i src2:i len:28
360 rem_un_imm: dest:i src1:i src2:i len:16
361 and_imm: dest:i src1:i len:12
362 or_imm: dest:i src1:i len:12
363 xor_imm: dest:i src1:i len:12
364 shl_imm: dest:i src1:i len:8
365 shr_imm: dest:i src1:i len:8
366 shr_un_imm: dest:i src1:i len:8
367 cond_exc_eq: len:8
368 cond_exc_ne_un: len:8
369 cond_exc_lt: len:8
370 cond_exc_lt_un: len:8
371 cond_exc_gt: len:8
372 cond_exc_gt_un: len:8
373 cond_exc_ge: len:8
374 cond_exc_ge_un: len:8
375 cond_exc_le: len:8
376 cond_exc_le_un: len:8
377 cond_exc_ov: len:12
378 cond_exc_no: len:8
379 cond_exc_c: len:12
380 cond_exc_nc: len:8
381 long_add:
382 long_sub:
383 long_mul:
384 long_div:
385 long_div_un:
386 long_rem:
387 long_rem_un:
388 long_and:
389 long_or:
390 long_xor:
391 long_shl:
392 long_shr:
393 long_shr_un:
394 long_neg:
395 long_not:
396 long_conv_to_i1:
397 long_conv_to_i2:
398 long_conv_to_i4:
399 long_conv_to_i8:
400 long_conv_to_r4:
401 long_conv_to_r8:
402 long_conv_to_u4:
403 long_conv_to_u8:
404 long_conv_to_u2:
405 long_conv_to_u1:
406 long_conv_to_i:
407 long_conv_to_ovf_i: dest:i src1:i src2:i len:30
408 long_conv_to_ovf_u:
409 long_add_ovf:
410 long_add_ovf_un:
411 long_mul_ovf: 
412 long_mul_ovf_un:
413 long_sub_ovf:
414 long_sub_ovf_un:
415 long_conv_to_ovf_i1_un:
416 long_conv_to_ovf_i2_un:
417 long_conv_to_ovf_i4_un:
418 long_conv_to_ovf_i8_un:
419 long_conv_to_ovf_u1_un:
420 long_conv_to_ovf_u2_un:
421 long_conv_to_ovf_u4_un:
422 long_conv_to_ovf_u8_un:
423 long_conv_to_ovf_i_un:
424 long_conv_to_ovf_u_un:
425 long_conv_to_ovf_i1:
426 long_conv_to_ovf_u1:
427 long_conv_to_ovf_i2:
428 long_conv_to_ovf_u2:
429 long_conv_to_ovf_i4:
430 long_conv_to_ovf_u4:
431 long_conv_to_ovf_i8:
432 long_conv_to_ovf_u8:
433 long_ceq:
434 long_cgt:
435 long_cgt_un:
436 long_clt:
437 long_clt_un:
438 long_conv_to_r_un: dest:f src1:i src2:i len:37 
439 long_conv_to_u:
440 long_shr_imm:
441 long_shr_un_imm:
442 long_shl_imm:
443 long_add_imm:
444 long_sub_imm:
445 long_beq:
446 long_bne_un:
447 long_blt:
448 long_blt_un:
449 long_bgt:
450 long_btg_un:
451 long_bge:
452 long_bge_un:
453 long_ble:
454 long_ble_un:
455 float_beq: len:8
456 float_bne_un: len:8
457 float_blt: len:8
458 float_blt_un: len:8
459 float_bgt: len:8
460 float_btg_un: len:8
461 float_bge: len:8
462 float_bge_un: len:8
463 float_ble: len:8
464 float_ble_un: len:8
465 float_add: dest:f src1:f src2:f len:4
466 float_sub: dest:f src1:f src2:f len:4
467 float_mul: dest:f src1:f src2:f len:4
468 float_div: dest:f src1:f src2:f len:4
469 float_div_un: dest:f src1:f src2:f len:4
470 float_rem: dest:f src1:f src2:f len:16
471 float_rem_un: dest:f src1:f src2:f len:16
472 float_neg: dest:f src1:f len:4
473 float_not: dest:f src1:f len:4
474 float_conv_to_i1: dest:i src1:f len:40
475 float_conv_to_i2: dest:i src1:f len:40
476 float_conv_to_i4: dest:i src1:f len:40
477 float_conv_to_i8: dest:l src1:f len:40
478 float_conv_to_r4: dest:f src1:f len:4
479 float_conv_to_r8:
480 float_conv_to_u4: dest:i src1:f len:40
481 float_conv_to_u8: dest:l src1:f len:40
482 float_conv_to_u2: dest:i src1:f len:40
483 float_conv_to_u1: dest:i src1:f len:40
484 float_conv_to_i: dest:i src1:f len:40
485 float_conv_to_ovf_i:
486 float_conv_to_ovd_u:
487 float_add_ovf:
488 float_add_ovf_un:
489 float_mul_ovf:
490 float_mul_ovf_un:
491 float_sub_ovf:
492 float_sub_ovf_un:
493 float_conv_to_ovf_i1_un:
494 float_conv_to_ovf_i2_un:
495 float_conv_to_ovf_i4_un:
496 float_conv_to_ovf_i8_un:
497 float_conv_to_ovf_u1_un:
498 float_conv_to_ovf_u2_un:
499 float_conv_to_ovf_u4_un:
500 float_conv_to_ovf_u8_un:
501 float_conv_to_ovf_i_un:
502 float_conv_to_ovf_u_un:
503 float_conv_to_ovf_i1:
504 float_conv_to_ovf_u1:
505 float_conv_to_ovf_i2:
506 float_conv_to_ovf_u2:
507 float_conv_to_ovf_i4:
508 float_conv_to_ovf_u4:
509 float_conv_to_ovf_i8:
510 float_conv_to_ovf_u8:
511 float_ceq: dest:i src1:f src2:f len:16
512 float_cgt: dest:i src1:f src2:f len:16
513 float_cgt_un: dest:i src1:f src2:f len:20
514 float_clt: dest:i src1:f src2:f len:16
515 float_clt_un: dest:i src1:f src2:f len:20
516 float_conv_to_u: dest:i src1:f len:36
517 call_handler: len:12
518 op_endfilter: src1:i len:16
519 aot_const: dest:i len:8
520 x86_test_null: src1:i len:4
521 x86_compare_membase_reg: src1:b src2:i len:8
522 x86_compare_membase_imm: src1:b len:8
523 x86_compare_reg_membase: src1:i src2:b len:8
524 x86_inc_reg: dest:i src1:i clob:1 len:1
525 x86_inc_membase: src1:b len:6
526 x86_dec_reg: dest:i src1:i clob:1 len:1
527 x86_dec_membase: src1:b len:6
528 x86_add_membase_imm: src1:b len:8
529 x86_sub_membase_imm: src1:b len:8
530 x86_push: src1:i len:1
531 x86_push_imm: len:5
532 x86_push_membase: src1:b len:6
533 x86_push_obj: src1:b len:30
534 x86_lea: dest:i src1:i src2:i len:7
535 x86_xchg: src1:i src2:i clob:x len:1
536 x86_fpop: src1:f len:2
537 x86_fp_load_i8: dest:f src1:b len:7
538 x86_fp_load_i4: dest:f src1:b len:7
539 sqrt: dest:f src1:f len:4
540 adc: dest:i src1:i src2:i len:4
541 addcc: dest:i src1:i src2:i len:4
542 subcc: dest:i src1:i src2:i len:4
543 adc_imm: dest:i src1:i len:12
544 addcc_imm: dest:i src1:i len:12
545 subcc_imm: dest:i src1:i len:12
546 sbb: dest:i src1:i src2:i len:4
547 sbb_imm: dest:i src1:i len:12
548 br_reg: src1:i len:8
549 ppc_subfic: dest:i src1:i len:4
550 ppc_subfze: dest:i src1:i len:4
551 op_bigmul: len:8 dest:l src1:i src2:i
552 op_bigmul_un: len:8 dest:l src1:i src2:i