2009-08-25 Zoltan Varga <vargaz@gmail.com>
[mono.git] / mono / mini / cpu-arm.md
1 # arm cpu description file
2 # this file is read by genmdesc to pruduce a table with all the relevant information
3 # about the cpu instructions that may be used by the regsiter allocator, the scheduler
4 # and other parts of the arch-dependent part of mini.
5 #
6 # An opcode name is followed by a colon and optional specifiers.
7 # A specifier has a name, a colon and a value. Specifiers are separated by white space.
8 # Here is a description of the specifiers valid for this file and their possible values.
9 #
10 # dest:register       describes the destination register of an instruction
11 # src1:register       describes the first source register of an instruction
12 # src2:register       describes the second source register of an instruction
13 #
14 # register may have the following values:
15 #       i  integer register
16 #       a  r3 register (output from calls)
17 #       b  base register (used in address references)
18 #       f  floating point register
19 #       g  floating point register returned in r0:r1 for soft-float mode
20 #
21 # len:number         describe the maximun length in bytes of the instruction
22 # number is a positive integer
23 #
24 # cost:number        describe how many cycles are needed to complete the instruction (unused)
25 #
26 # clob:spec          describe if the instruction clobbers registers or has special needs
27 #
28 # spec can be one of the following characters:
29 #       c  clobbers caller-save registers
30 #       r  'reserves' the destination register until a later instruction unreserves it
31 #          used mostly to set output registers in function calls
32 #
33 # flags:spec        describe if the instruction uses or sets the flags (unused)
34 #
35 # spec can be one of the following chars:
36 #       s  sets the flags
37 #       u  uses the flags
38 #       m  uses and modifies the flags
39 #
40 # res:spec          describe what units are used in the processor (unused)
41 #
42 # delay:            describe delay slots (unused)
43 #
44 # the required specifiers are: len, clob (if registers are clobbered), the registers
45 # specifiers if the registers are actually used, flags (when scheduling is implemented).
46 #
47 # See the code in mini-x86.c for more details on how the specifiers are used.
48 #
49 memory_barrier: len:4
50 nop: len:4
51 relaxed_nop: len:4
52 break: len:4
53 jmp: len:92
54 br: len:4
55 switch: src1:i len:8
56
57 throw: src1:i len:24
58 rethrow: src1:i len:20
59 start_handler: len:20
60 endfinally: len:20
61 call_handler: len:12
62 endfilter: src1:i len:16
63
64 ckfinite: dest:f src1:f len:64
65 ceq: dest:i len:12
66 cgt: dest:i len:12
67 cgt.un: dest:i len:12
68 clt: dest:i len:12
69 clt.un: dest:i len:12
70 localloc: dest:i src1:i len:60
71 compare: src1:i src2:i len:4
72 compare_imm: src1:i len:12
73 fcompare: src1:f src2:f len:12
74 oparglist: src1:i len:12
75 setlret: src1:i src2:i len:12
76 checkthis: src1:b len:4
77 call: dest:a clob:c len:20
78 call_reg: dest:a src1:i len:8 clob:c
79 call_membase: dest:a src1:b len:12 clob:c
80 voidcall: len:20 clob:c
81 voidcall_reg: src1:i len:8 clob:c
82 voidcall_membase: src1:b len:12 clob:c
83 fcall: dest:g len:28 clob:c
84 fcall_reg: dest:g src1:i len:16 clob:c
85 fcall_membase: dest:g src1:b len:20 clob:c
86 lcall: dest:l len:20 clob:c
87 lcall_reg: dest:l src1:i len:8 clob:c
88 lcall_membase: dest:l src1:b len:12 clob:c
89 vcall: len:20 clob:c
90 vcall_reg: src1:i len:8 clob:c
91 vcall_membase: src1:b len:12 clob:c
92 iconst: dest:i len:16
93 r4const: dest:f len:20
94 r8const: dest:f len:20
95 label: len:0
96 store_membase_imm: dest:b len:20
97 store_membase_reg: dest:b src1:i len:20
98 storei1_membase_imm: dest:b len:20
99 storei1_membase_reg: dest:b src1:i len:12
100 storei2_membase_imm: dest:b len:20
101 storei2_membase_reg: dest:b src1:i len:12
102 storei4_membase_imm: dest:b len:20
103 storei4_membase_reg: dest:b src1:i len:20
104 storei8_membase_imm: dest:b 
105 storei8_membase_reg: dest:b src1:i 
106 storer4_membase_reg: dest:b src1:f len:12
107 storer8_membase_reg: dest:b src1:f len:24
108 store_memindex: dest:b src1:i src2:i len:4
109 storei1_memindex: dest:b src1:i src2:i len:4
110 storei2_memindex: dest:b src1:i src2:i len:4
111 storei4_memindex: dest:b src1:i src2:i len:4
112 load_membase: dest:i src1:b len:20
113 loadi1_membase: dest:i src1:b len:4
114 loadu1_membase: dest:i src1:b len:4
115 loadi2_membase: dest:i src1:b len:4
116 loadu2_membase: dest:i src1:b len:4
117 loadi4_membase: dest:i src1:b len:4
118 loadu4_membase: dest:i src1:b len:4
119 loadi8_membase: dest:i src1:b
120 loadr4_membase: dest:f src1:b len:8
121 loadr8_membase: dest:f src1:b len:24
122 load_memindex: dest:i src1:b src2:i len:4
123 loadi1_memindex: dest:i src1:b src2:i len:4
124 loadu1_memindex: dest:i src1:b src2:i len:4
125 loadi2_memindex: dest:i src1:b src2:i len:4
126 loadu2_memindex: dest:i src1:b src2:i len:4
127 loadi4_memindex: dest:i src1:b src2:i len:4
128 loadu4_memindex: dest:i src1:b src2:i len:4
129 loadu4_mem: dest:i len:8
130 move: dest:i src1:i len:4
131 fmove: dest:f src1:f len:4
132 add_imm: dest:i src1:i len:12
133 sub_imm: dest:i src1:i len:12
134 mul_imm: dest:i src1:i len:12
135 div_imm: dest:i src1:i src2:i len:20
136 div_un_imm: dest:i src1:i src2:i len:12
137 rem_imm: dest:i src1:i src2:i len:28
138 rem_un_imm: dest:i src1:i src2:i len:16
139 and_imm: dest:i src1:i len:12
140 or_imm: dest:i src1:i len:12
141 xor_imm: dest:i src1:i len:12
142 shl_imm: dest:i src1:i len:8
143 shr_imm: dest:i src1:i len:8
144 shr_un_imm: dest:i src1:i len:8
145 cond_exc_eq: len:8
146 cond_exc_ne_un: len:8
147 cond_exc_lt: len:8
148 cond_exc_lt_un: len:8
149 cond_exc_gt: len:8
150 cond_exc_gt_un: len:8
151 cond_exc_ge: len:8
152 cond_exc_ge_un: len:8
153 cond_exc_le: len:8
154 cond_exc_le_un: len:8
155 cond_exc_ov: len:12
156 cond_exc_no: len:8
157 cond_exc_c: len:12
158 cond_exc_nc: len:8
159 #float_beq: src1:f src2:f len:20
160 #float_bne_un: src1:f src2:f len:20
161 #float_blt: src1:f src2:f len:20
162 #float_blt_un: src1:f src2:f len:20
163 #float_bgt: src1:f src2:f len:20
164 #float_bgt_un: src1:f src2:f len:20
165 #float_bge: src1:f src2:f len:20
166 #float_bge_un: src1:f src2:f len:20
167 #float_ble: src1:f src2:f len:20
168 #float_ble_un: src1:f src2:f len:20
169 float_add: dest:f src1:f src2:f len:4
170 float_sub: dest:f src1:f src2:f len:4
171 float_mul: dest:f src1:f src2:f len:4
172 float_div: dest:f src1:f src2:f len:4
173 float_div_un: dest:f src1:f src2:f len:4
174 float_rem: dest:f src1:f src2:f len:16
175 float_rem_un: dest:f src1:f src2:f len:16
176 float_neg: dest:f src1:f len:4
177 float_not: dest:f src1:f len:4
178 float_conv_to_i1: dest:i src1:f len:40
179 float_conv_to_i2: dest:i src1:f len:40
180 float_conv_to_i4: dest:i src1:f len:40
181 float_conv_to_i8: dest:l src1:f len:40
182 float_conv_to_r4: dest:f src1:f len:8
183 float_conv_to_u4: dest:i src1:f len:40
184 float_conv_to_u8: dest:l src1:f len:40
185 float_conv_to_u2: dest:i src1:f len:40
186 float_conv_to_u1: dest:i src1:f len:40
187 float_conv_to_i: dest:i src1:f len:40
188 float_ceq: dest:i src1:f src2:f len:16
189 float_cgt: dest:i src1:f src2:f len:16
190 float_cgt_un: dest:i src1:f src2:f len:20
191 float_clt: dest:i src1:f src2:f len:16
192 float_clt_un: dest:i src1:f src2:f len:20
193 float_conv_to_u: dest:i src1:f len:36
194 setfret: src1:f len:12
195 aot_const: dest:i len:16
196 sqrt: dest:f src1:f len:4
197 adc: dest:i src1:i src2:i len:4
198 addcc: dest:i src1:i src2:i len:4
199 subcc: dest:i src1:i src2:i len:4
200 adc_imm: dest:i src1:i len:12
201 addcc_imm: dest:i src1:i len:12
202 subcc_imm: dest:i src1:i len:12
203 sbb: dest:i src1:i src2:i len:4
204 sbb_imm: dest:i src1:i len:12
205 br_reg: src1:i len:8
206 bigmul: len:8 dest:l src1:i src2:i
207 bigmul_un: len:8 dest:l src1:i src2:i
208 tls_get: len:8 dest:i
209
210 # 32 bit opcodes
211 int_add: dest:i src1:i src2:i len:4
212 int_sub: dest:i src1:i src2:i len:4
213 int_mul: dest:i src1:i src2:i len:4
214 int_div: dest:i src1:i src2:i len:40
215 int_div_un: dest:i src1:i src2:i len:16
216 int_rem: dest:i src1:i src2:i len:48
217 int_rem_un: dest:i src1:i src2:i len:24
218 int_and: dest:i src1:i src2:i len:4
219 int_or: dest:i src1:i src2:i len:4
220 int_xor: dest:i src1:i src2:i len:4
221 int_shl: dest:i src1:i src2:i len:4
222 int_shr: dest:i src1:i src2:i len:4
223 int_shr_un: dest:i src1:i src2:i len:4
224 int_neg: dest:i src1:i len:4
225 int_not: dest:i src1:i len:4
226 int_conv_to_i1: dest:i src1:i len:8
227 int_conv_to_i2: dest:i src1:i len:8
228 int_conv_to_i4: dest:i src1:i len:4
229 int_conv_to_r4: dest:f src1:i len:36
230 int_conv_to_r8: dest:f src1:i len:36
231 int_conv_to_u4: dest:i src1:i
232 int_conv_to_r_un: dest:f src1:i len:56
233 int_conv_to_u2: dest:i src1:i len:8
234 int_conv_to_u1: dest:i src1:i len:4
235 int_beq: len:8
236 int_bge: len:8
237 int_bgt: len:8
238 int_ble: len:8
239 int_blt: len:8
240 int_bne_un: len:8
241 int_bge_un: len:8
242 int_bgt_un: len:8
243 int_ble_un: len:8
244 int_blt_un: len:8
245 int_add_ovf: dest:i src1:i src2:i len:16
246 int_add_ovf_un: dest:i src1:i src2:i len:16
247 int_mul_ovf: dest:i src1:i src2:i len:16
248 int_mul_ovf_un: dest:i src1:i src2:i len:16
249 int_sub_ovf: dest:i src1:i src2:i len:16
250 int_sub_ovf_un: dest:i src1:i src2:i len:16
251 add_ovf_carry: dest:i src1:i src2:i len:16
252 sub_ovf_carry: dest:i src1:i src2:i len:16
253 add_ovf_un_carry: dest:i src1:i src2:i len:16
254 sub_ovf_un_carry: dest:i src1:i src2:i len:16
255
256 long_conv_to_ovf_i: dest:i src1:i src2:i len:30
257
258 arm_rsbs_imm: dest:i src1:i len:4
259 arm_rsc_imm: dest:i src1:i len:4
260
261 # Linear IR opcodes
262 dummy_use: len:0
263 dummy_store: len:0
264 not_reached: len:0
265 not_null: src1:i len:0
266
267 int_adc: dest:i src1:i src2:i len:4
268 int_addcc: dest:i src1:i src2:i len:4
269 int_subcc: dest:i src1:i src2:i len:4
270 int_sbb: dest:i src1:i src2:i len:4
271 int_adc_imm: dest:i src1:i len:12
272 int_sbb_imm: dest:i src1:i len:12
273
274 int_add_imm: dest:i src1:i len:12
275 int_sub_imm: dest:i src1:i len:12
276 int_mul_imm: dest:i src1:i len:12
277 int_div_imm: dest:i src1:i len:20
278 int_div_un_imm: dest:i src1:i len:12
279 int_rem_imm: dest:i src1:i len:28
280 int_rem_un_imm: dest:i src1:i len:16
281 int_and_imm: dest:i src1:i len:12
282 int_or_imm: dest:i src1:i len:12
283 int_xor_imm: dest:i src1:i len:12
284 int_shl_imm: dest:i src1:i len:8
285 int_shr_imm: dest:i src1:i len:8
286 int_shr_un_imm: dest:i src1:i len:8
287
288 int_ceq: dest:i len:12
289 int_cgt: dest:i len:12
290 int_cgt_un: dest:i len:12
291 int_clt: dest:i len:12
292 int_clt_un: dest:i len:12
293
294 cond_exc_ieq: len:8
295 cond_exc_ine_un: len:8
296 cond_exc_ilt: len:8
297 cond_exc_ilt_un: len:8
298 cond_exc_igt: len:8
299 cond_exc_igt_un: len:8
300 cond_exc_ige: len:8
301 cond_exc_ige_un: len:8
302 cond_exc_ile: len:8
303 cond_exc_ile_un: len:8
304 cond_exc_iov: len:12
305 cond_exc_ino: len:8
306 cond_exc_ic: len:12
307 cond_exc_inc: len:8
308
309 icompare: src1:i src2:i len:4
310 icompare_imm: src1:i len:12
311
312 long_conv_to_ovf_i4_2: dest:i src1:i src2:i len:36
313
314 vcall2: len:20 clob:c
315 vcall2_reg: src1:i len:8 clob:c
316 vcall2_membase: src1:b len:12 clob:c
317
318 # This is different from the original JIT opcodes
319 float_beq: len:20
320 float_bne_un: len:20
321 float_blt: len:20
322 float_blt_un: len:20
323 float_bgt: len:20
324 float_bgt_un: len:20
325 float_bge: len:20
326 float_bge_un: len:20
327 float_ble: len:20
328 float_ble_un: len:20