Merge pull request #93 from konrad-kruczynski/dispatcher_timer_fix
[mono.git] / mono / arch / arm / arm-codegen.h
1 /*
2  * arm-codegen.h
3  * Copyright (c) 2002 Sergey Chaban <serge@wildwestsoftware.com>
4  */
5
6
7 #ifndef ARM_H
8 #define ARM_H
9
10 #ifdef __cplusplus
11 extern "C" {
12 #endif
13
14 typedef unsigned int arminstr_t;
15 typedef unsigned int armword_t;
16
17 /* Helper functions */
18 arminstr_t* arm_emit_std_prologue(arminstr_t* p, unsigned int local_size);
19 arminstr_t* arm_emit_std_epilogue(arminstr_t* p, unsigned int local_size, int pop_regs);
20 arminstr_t* arm_emit_lean_prologue(arminstr_t* p, unsigned int local_size, int push_regs);
21 int arm_is_power_of_2(armword_t val);
22 int calc_arm_mov_const_shift(armword_t val);
23 int is_arm_const(armword_t val);
24 int arm_bsf(armword_t val);
25 arminstr_t* arm_mov_reg_imm32_cond(arminstr_t* p, int reg, armword_t imm32, int cond);
26 arminstr_t* arm_mov_reg_imm32(arminstr_t* p, int reg, armword_t imm32);
27
28
29
30 #if defined(_MSC_VER) || defined(__CC_NORCROFT)
31         void __inline _arm_emit(arminstr_t** p, arminstr_t i) {**p = i; (*p)++;}
32 #       define ARM_EMIT(p, i) _arm_emit((arminstr_t**)&p, (arminstr_t)(i))
33 #else
34 #       define ARM_EMIT(p, i) do { arminstr_t *__ainstrp = (void*)(p); *__ainstrp = (arminstr_t)(i); (p) = (void*)(__ainstrp+1);} while (0)
35 #endif
36
37 #if defined(_MSC_VER) && !defined(ARM_NOIASM)
38 #       define ARM_IASM(_expr) __emit (_expr)
39 #else
40 #       define ARM_IASM(_expr) 
41 #endif
42
43 /* even_scale = rot << 1 */
44 #define ARM_SCALE(imm8, even_scale) ( ((imm8) >> (even_scale)) | ((imm8) << (32 - even_scale)) )
45
46
47
48 typedef enum {
49         ARMREG_R0 = 0,
50         ARMREG_R1,
51         ARMREG_R2,
52         ARMREG_R3,
53         ARMREG_R4,
54         ARMREG_R5,
55         ARMREG_R6,
56         ARMREG_R7,
57         ARMREG_R8,
58         ARMREG_R9,
59         ARMREG_R10,
60         ARMREG_R11,
61         ARMREG_R12,
62         ARMREG_R13,
63         ARMREG_R14,
64         ARMREG_R15,
65
66
67         /* aliases */
68         /* args */
69         ARMREG_A1 = ARMREG_R0,
70         ARMREG_A2 = ARMREG_R1,
71         ARMREG_A3 = ARMREG_R2,
72         ARMREG_A4 = ARMREG_R3,
73
74         /* local vars */
75         ARMREG_V1 = ARMREG_R4,
76         ARMREG_V2 = ARMREG_R5,
77         ARMREG_V3 = ARMREG_R6,
78         ARMREG_V4 = ARMREG_R7,
79         ARMREG_V5 = ARMREG_R8,
80         ARMREG_V6 = ARMREG_R9,
81         ARMREG_V7 = ARMREG_R10,
82
83         ARMREG_FP = ARMREG_R11,
84         ARMREG_IP = ARMREG_R12,
85         ARMREG_SP = ARMREG_R13,
86         ARMREG_LR = ARMREG_R14,
87         ARMREG_PC = ARMREG_R15,
88
89         /* co-processor */
90         ARMREG_CR0 = 0,
91         ARMREG_CR1,
92         ARMREG_CR2,
93         ARMREG_CR3,
94         ARMREG_CR4,
95         ARMREG_CR5,
96         ARMREG_CR6,
97         ARMREG_CR7,
98         ARMREG_CR8,
99         ARMREG_CR9,
100         ARMREG_CR10,
101         ARMREG_CR11,
102         ARMREG_CR12,
103         ARMREG_CR13,
104         ARMREG_CR14,
105         ARMREG_CR15,
106
107         /* XScale: acc0 on CP0 */
108         ARMREG_ACC0 = ARMREG_CR0,
109
110         ARMREG_MAX = ARMREG_R15
111 } ARMReg;
112
113 /* number of argument registers */
114 #define ARM_NUM_ARG_REGS 4
115
116 /* bitvector for all argument regs (A1-A4) */
117 #define ARM_ALL_ARG_REGS \
118         (1 << ARMREG_A1) | (1 << ARMREG_A2) | (1 << ARMREG_A3) | (1 << ARMREG_A4)
119
120
121 typedef enum {
122         ARMCOND_EQ = 0x0,          /* Equal; Z = 1 */
123         ARMCOND_NE = 0x1,          /* Not equal, or unordered; Z = 0 */
124         ARMCOND_CS = 0x2,          /* Carry set; C = 1 */
125         ARMCOND_HS = ARMCOND_CS,   /* Unsigned higher or same; */
126         ARMCOND_CC = 0x3,          /* Carry clear; C = 0 */
127         ARMCOND_LO = ARMCOND_CC,   /* Unsigned lower */
128         ARMCOND_MI = 0x4,          /* Negative; N = 1 */
129         ARMCOND_PL = 0x5,          /* Positive or zero; N = 0 */
130         ARMCOND_VS = 0x6,          /* Overflow; V = 1 */
131         ARMCOND_VC = 0x7,          /* No overflow; V = 0 */
132         ARMCOND_HI = 0x8,          /* Unsigned higher; C = 1 && Z = 0 */
133         ARMCOND_LS = 0x9,          /* Unsigned lower or same; C = 0 || Z = 1 */
134         ARMCOND_GE = 0xA,          /* Signed greater than or equal; N = V */
135         ARMCOND_LT = 0xB,          /* Signed less than; N != V */
136         ARMCOND_GT = 0xC,          /* Signed greater than; Z = 0 && N = V */
137         ARMCOND_LE = 0xD,          /* Signed less than or equal; Z = 1 && N != V */
138         ARMCOND_AL = 0xE,          /* Always */
139         ARMCOND_NV = 0xF,          /* Never */
140
141         ARMCOND_SHIFT = 28
142 } ARMCond;
143
144 #define ARMCOND_MASK (ARMCOND_NV << ARMCOND_SHIFT)
145
146 #define ARM_DEF_COND(cond) (((cond) & 0xF) << ARMCOND_SHIFT)
147
148
149
150 typedef enum {
151         ARMSHIFT_LSL = 0,
152         ARMSHIFT_LSR = 1,
153         ARMSHIFT_ASR = 2,
154         ARMSHIFT_ROR = 3,
155
156         ARMSHIFT_ASL = ARMSHIFT_LSL
157         /* rrx = (ror, 1) */
158 } ARMShiftType;
159
160
161 typedef struct {
162         armword_t PSR_c : 8;
163         armword_t PSR_x : 8;
164         armword_t PSR_s : 8;
165         armword_t PSR_f : 8;
166 } ARMPSR;
167
168 typedef enum {
169         ARMOP_AND = 0x0,
170         ARMOP_EOR = 0x1,
171         ARMOP_SUB = 0x2,
172         ARMOP_RSB = 0x3,
173         ARMOP_ADD = 0x4,
174         ARMOP_ADC = 0x5,
175         ARMOP_SBC = 0x6,
176         ARMOP_RSC = 0x7,
177         ARMOP_TST = 0x8,
178         ARMOP_TEQ = 0x9,
179         ARMOP_CMP = 0xa,
180         ARMOP_CMN = 0xb,
181         ARMOP_ORR = 0xc,
182         ARMOP_MOV = 0xd,
183         ARMOP_BIC = 0xe,
184         ARMOP_MVN = 0xf,
185
186
187         /* not really opcodes */
188
189         ARMOP_STR = 0x0,
190         ARMOP_LDR = 0x1,
191
192         /* ARM2+ */
193         ARMOP_MUL   = 0x0, /* Rd := Rm*Rs */
194         ARMOP_MLA   = 0x1, /* Rd := (Rm*Rs)+Rn */
195
196         /* ARM3M+ */
197         ARMOP_UMULL = 0x4,
198         ARMOP_UMLAL = 0x5,
199         ARMOP_SMULL = 0x6,
200         ARMOP_SMLAL = 0x7,
201
202         /* for data transfers with register offset */
203         ARM_UP   = 1,
204         ARM_DOWN = 0
205 } ARMOpcode;
206
207 typedef enum {
208         THUMBOP_AND  = 0,
209         THUMBOP_EOR  = 1,
210         THUMBOP_LSL  = 2,
211         THUMBOP_LSR  = 3,
212         THUMBOP_ASR  = 4,
213         THUMBOP_ADC  = 5,
214         THUMBOP_SBC  = 6,
215         THUMBOP_ROR  = 7,
216         THUMBOP_TST  = 8,
217         THUMBOP_NEG  = 9,
218         THUMBOP_CMP  = 10,
219         THUMBOP_CMN  = 11,
220         THUMBOP_ORR  = 12,
221         THUMBOP_MUL  = 13,
222         THUMBOP_BIC  = 14,
223         THUMBOP_MVN  = 15,
224         THUMBOP_MOV  = 16,
225         THUMBOP_CMPI = 17,
226         THUMBOP_ADD  = 18,
227         THUMBOP_SUB  = 19,
228         THUMBOP_CMPH = 19,
229         THUMBOP_MOVH = 20
230 } ThumbOpcode;
231
232
233 /* Generic form - all ARM instructions are conditional. */
234 typedef struct {
235         arminstr_t icode : 28;
236         arminstr_t cond  :  4;
237 } ARMInstrGeneric;
238
239
240
241 /* Branch or Branch with Link instructions. */
242 typedef struct {
243         arminstr_t offset : 24;
244         arminstr_t link   :  1;
245         arminstr_t tag    :  3; /* 1 0 1 */
246         arminstr_t cond   :  4;
247 } ARMInstrBR;
248
249 #define ARM_BR_ID 5
250 #define ARM_BR_MASK 7 << 25
251 #define ARM_BR_TAG ARM_BR_ID << 25
252
253 #define ARM_DEF_BR(offs, l, cond) ((offs) | ((l) << 24) | (ARM_BR_TAG) | (cond << ARMCOND_SHIFT))
254
255 /* branch */
256 #define ARM_B_COND(p, cond, offset) ARM_EMIT(p, ARM_DEF_BR(offset, 0, cond))
257 #define ARM_B(p, offs) ARM_B_COND((p), ARMCOND_AL, (offs))
258 /* branch with link */
259 #define ARM_BL_COND(p, cond, offset) ARM_EMIT(p, ARM_DEF_BR(offset, 1, cond))
260 #define ARM_BL(p, offs) ARM_BL_COND((p), ARMCOND_AL, (offs))
261
262 #define ARM_DEF_BX(reg,sub,cond) (0x12fff << 8 | (reg) | ((sub) << 4) | ((cond) << ARMCOND_SHIFT))
263
264 #define ARM_BX_COND(p, cond, reg) ARM_EMIT(p, ARM_DEF_BX(reg, 1, cond))
265 #define ARM_BX(p, reg) ARM_BX_COND((p), ARMCOND_AL, (reg))
266
267 #define ARM_BLX_REG_COND(p, cond, reg) ARM_EMIT(p, ARM_DEF_BX(reg, 3, cond))
268 #define ARM_BLX_REG(p, reg) ARM_BLX_REG_COND((p), ARMCOND_AL, (reg))
269
270 /* Data Processing Instructions - there are 3 types. */
271
272 typedef struct {
273         arminstr_t imm : 8;
274         arminstr_t rot : 4;
275 } ARMDPI_op2_imm;
276
277 typedef struct {
278         arminstr_t rm   : 4;
279         arminstr_t tag  : 1; /* 0 - immediate shift, 1 - reg shift */
280         arminstr_t type : 2; /* shift type - logical, arithmetic, rotate */
281 } ARMDPI_op2_reg_shift;
282
283
284 /* op2 is reg shift by imm */
285 typedef union {
286         ARMDPI_op2_reg_shift r2;
287         struct {
288                 arminstr_t _dummy_r2 : 7;
289                 arminstr_t shift : 5;
290         } imm;
291 } ARMDPI_op2_reg_imm;
292
293 /* op2 is reg shift by reg */
294 typedef union {
295         ARMDPI_op2_reg_shift r2;
296         struct {
297                 arminstr_t _dummy_r2 : 7;
298                 arminstr_t pad       : 1; /* always 0, to differentiate from HXFER etc. */
299                 arminstr_t rs        : 4;
300         } reg;
301 } ARMDPI_op2_reg_reg;
302
303 /* Data processing instrs */
304 typedef union {
305         ARMDPI_op2_imm op2_imm;
306
307         ARMDPI_op2_reg_shift op2_reg;
308         ARMDPI_op2_reg_imm op2_reg_imm;
309         ARMDPI_op2_reg_reg op2_reg_reg;
310
311         struct {
312                 arminstr_t op2    : 12; /* raw operand 2 */
313                 arminstr_t rd     :  4; /* destination reg */
314                 arminstr_t rn     :  4; /* first operand reg */
315                 arminstr_t s      :  1; /* S-bit controls PSR update */
316                 arminstr_t opcode :  4; /* arithmetic/logic operation */
317                 arminstr_t type   :  1; /* type of op2, 0 = register, 1 = immediate */
318                 arminstr_t tag    :  2; /* 0 0 */
319                 arminstr_t cond   :  4;
320         } all;
321 } ARMInstrDPI;
322
323 #define ARM_DPI_ID 0
324 #define ARM_DPI_MASK 3 << 26
325 #define ARM_DPI_TAG ARM_DPI_ID << 26
326
327 #define ARM_DEF_DPI_IMM_COND(imm8, rot, rd, rn, s, op, cond) \
328         ((imm8) & 0xFF)      | \
329         (((rot) & 0xF) << 8) | \
330         ((rd) << 12)         | \
331         ((rn) << 16)         | \
332         ((s) << 20)          | \
333         ((op) << 21)         | \
334         (1 << 25)            | \
335         (ARM_DPI_TAG)        | \
336         ARM_DEF_COND(cond)
337
338
339 #define ARM_DEF_DPI_IMM(imm8, rot, rd, rn, s, op) \
340         ARM_DEF_DPI_IMM_COND(imm8, rot, rd, rn, s, op, ARMCOND_AL)
341
342 /* codegen */
343 #define ARM_DPIOP_REG_IMM8ROT_COND(p, op, rd, rn, imm8, rot, cond) \
344         ARM_EMIT(p, ARM_DEF_DPI_IMM_COND((imm8), ((rot) >> 1), (rd), (rn), 0, (op), cond))
345 #define ARM_DPIOP_S_REG_IMM8ROT_COND(p, op, rd, rn, imm8, rot, cond) \
346         ARM_EMIT(p, ARM_DEF_DPI_IMM_COND((imm8), ((rot) >> 1), (rd), (rn), 1, (op), cond))
347
348 /* inline */
349 #define ARM_IASM_DPIOP_REG_IMM8ROT_COND(p, op, rd, rn, imm8, rot, cond) \
350         ARM_IASM(ARM_DEF_DPI_IMM_COND((imm8), ((rot) >> 1), (rd), (rn), 0, (op), cond))
351 #define ARM_IASM_DPIOP_S_REG_IMM8ROT_COND(p, op, rd, rn, imm8, rot, cond) \
352         ARM_IASM(ARM_DEF_DPI_IMM_COND((imm8), ((rot) >> 1), (rd), (rn), 1, (op), cond))
353
354
355
356 #define ARM_DEF_DPI_REG_IMMSHIFT_COND(rm, shift_type, imm_shift, rd, rn, s, op, cond) \
357         (rm)                        | \
358         ((shift_type & 3) << 5)     | \
359         (((imm_shift) & 0x1F) << 7) | \
360         ((rd) << 12)                | \
361         ((rn) << 16)                | \
362         ((s) << 20)                 | \
363         ((op) << 21)                | \
364         (ARM_DPI_TAG)               | \
365         ARM_DEF_COND(cond)
366
367 /* codegen */
368 #define ARM_DPIOP_REG_IMMSHIFT_COND(p, op, rd, rn, rm, shift_t, imm_shift, cond) \
369         ARM_EMIT(p, ARM_DEF_DPI_REG_IMMSHIFT_COND((rm), shift_t, imm_shift, (rd), (rn), 0, (op), cond))
370
371 #define ARM_DPIOP_S_REG_IMMSHIFT_COND(p, op, rd, rn, rm, shift_t, imm_shift, cond) \
372         ARM_EMIT(p, ARM_DEF_DPI_REG_IMMSHIFT_COND((rm), shift_t, imm_shift, (rd), (rn), 1, (op), cond))
373
374 #define ARM_DPIOP_REG_REG_COND(p, op, rd, rn, rm, cond) \
375         ARM_EMIT(p, ARM_DEF_DPI_REG_IMMSHIFT_COND((rm), ARMSHIFT_LSL, 0, (rd), (rn), 0, (op), cond))
376
377 #define ARM_DPIOP_S_REG_REG_COND(p, op, rd, rn, rm, cond) \
378         ARM_EMIT(p, ARM_DEF_DPI_REG_IMMSHIFT_COND((rm), ARMSHIFT_LSL, 0, (rd), (rn), 1, (op), cond))
379
380 /* inline */
381 #define ARM_IASM_DPIOP_REG_IMMSHIFT_COND(p, op, rd, rn, rm, shift_t, imm_shift, cond) \
382         ARM_IASM(ARM_DEF_DPI_REG_IMMSHIFT_COND((rm), shift_t, imm_shift, (rd), (rn), 0, (op), cond))
383
384 #define ARM_IASM_DPIOP_S_REG_IMMSHIFT_COND(p, op, rd, rn, rm, shift_t, imm_shift, cond) \
385         ARM_IASM(ARM_DEF_DPI_REG_IMMSHIFT_COND((rm), shift_t, imm_shift, (rd), (rn), 1, (op), cond))
386
387 #define ARM_IASM_DPIOP_REG_REG_COND(p, op, rd, rn, rm, cond) \
388         ARM_IASM(ARM_DEF_DPI_REG_IMMSHIFT_COND((rm), ARMSHIFT_LSL, 0, (rd), (rn), 0, (op), cond))
389
390 #define ARM_IASM_DPIOP_S_REG_REG_COND(p, op, rd, rn, rm, cond) \
391         ARM_IASM_EMIT(ARM_DEF_DPI_REG_IMMSHIFT_COND((rm), ARMSHIFT_LSL, 0, (rd), (rn), 1, (op), cond))
392
393
394 /* Rd := Rn op (Rm shift_type Rs) */
395 #define ARM_DEF_DPI_REG_REGSHIFT_COND(rm, shift_type, rs, rd, rn, s, op, cond) \
396         (rm)                        | \
397         (1 << 4)                    | \
398         ((shift_type & 3) << 5)     | \
399         ((rs) << 8)                 | \
400         ((rd) << 12)                | \
401         ((rn) << 16)                | \
402         ((s) << 20)                 | \
403         ((op) << 21)                | \
404         (ARM_DPI_TAG)               | \
405         ARM_DEF_COND(cond)
406
407 /* codegen */
408 #define ARM_DPIOP_REG_REGSHIFT_COND(p, op, rd, rn, rm, shift_t, rs, cond) \
409         ARM_EMIT(p, ARM_DEF_DPI_REG_REGSHIFT_COND((rm), shift_t, (rs), (rd), (rn), 0, (op), cond))
410
411 #define ARM_DPIOP_S_REG_REGSHIFT_COND(p, op, rd, rn, rm, shift_t, rs, cond) \
412         ARM_EMIT(p, ARM_DEF_DPI_REG_REGSHIFT_COND((rm), shift_t, (rs), (rd), (rn), 1, (op), cond))
413
414 /* inline */
415 #define ARM_IASM_DPIOP_REG_REGSHIFT_COND(p, op, rd, rn, rm, shift_t, rs, cond) \
416         ARM_IASM(ARM_DEF_DPI_REG_REGSHIFT_COND((rm), shift_t, (rs), (rd), (rn), 0, (op), cond))
417
418 #define ARM_IASM_DPIOP_S_REG_REGSHIFT_COND(p, op, rd, rn, rm, shift_t, rs, cond) \
419         ARM_IASM(ARM_DEF_DPI_REG_REGSHIFT_COND((rm), shift_t, (rs), (rd), (rn), 1, (op), cond))
420
421
422
423 /* Multiple register transfer. */
424 typedef struct {
425         arminstr_t reg_list : 16; /* bitfield */
426         arminstr_t rn       :  4; /* base reg */
427         arminstr_t ls       :  1; /* load(1)/store(0) */
428         arminstr_t wb       :  1; /* write-back "!" */
429         arminstr_t s        :  1; /* restore PSR, force user bit */
430         arminstr_t u        :  1; /* up/down */
431         arminstr_t p        :  1; /* pre(1)/post(0) index */
432         arminstr_t tag      :  3; /* 1 0 0 */
433         arminstr_t cond     :  4;
434 } ARMInstrMRT;
435
436 #define ARM_MRT_ID 4
437 #define ARM_MRT_MASK 7 << 25
438 #define ARM_MRT_TAG ARM_MRT_ID << 25
439
440 #define ARM_DEF_MRT(regs, rn, l, w, s, u, p, cond) \
441         (regs)        | \
442         (rn << 16)    | \
443         (l << 20)     | \
444         (w << 21)     | \
445         (s << 22)     | \
446         (u << 23)     | \
447         (p << 24)     | \
448         (ARM_MRT_TAG) | \
449         ARM_DEF_COND(cond)
450
451
452 #define ARM_LDM(p, base, regs) ARM_EMIT(p, ARM_DEF_MRT(regs, base, 1, 0, 0, 1, 0, ARMCOND_AL))
453 #define ARM_STM(p, base, regs) ARM_EMIT(p, ARM_DEF_MRT(regs, base, 0, 0, 0, 1, 0, ARMCOND_AL))
454
455 /* stmdb sp!, {regs} */
456 #define ARM_PUSH(p, regs) ARM_EMIT(p, ARM_DEF_MRT(regs, ARMREG_SP, 0, 1, 0, 0, 1, ARMCOND_AL))
457 #define ARM_IASM_PUSH(regs) ARM_IASM(ARM_DEF_MRT(regs, ARMREG_SP, 0, 1, 0, 0, 1, ARMCOND_AL))
458
459 /* ldmia sp!, {regs} */
460 #define ARM_POP(p, regs) ARM_EMIT(p, ARM_DEF_MRT(regs, ARMREG_SP, 1, 1, 0, 1, 0, ARMCOND_AL))
461 #define ARM_IASM_POP(regs) ARM_IASM_EMIT(ARM_DEF_MRT(regs, ARMREG_SP, 1, 1, 0, 1, 0, ARMCOND_AL))
462
463 /* ldmia sp, {regs} ; (no write-back) */
464 #define ARM_POP_NWB(p, regs) ARM_EMIT(p, ARM_DEF_MRT(regs, ARMREG_SP, 1, 0, 0, 1, 0, ARMCOND_AL))
465 #define ARM_IASM_POP_NWB(regs) ARM_IASM_EMIT(ARM_DEF_MRT(regs, ARMREG_SP, 1, 0, 0, 1, 0, ARMCOND_AL))
466
467 #define ARM_PUSH1(p, r1) ARM_PUSH(p, (1 << r1))
468 #define ARM_PUSH2(p, r1, r2) ARM_PUSH(p, (1 << r1) | (1 << r2))
469 #define ARM_PUSH3(p, r1, r2, r3) ARM_PUSH(p, (1 << r1) | (1 << r2) | (1 << r3))
470 #define ARM_PUSH4(p, r1, r2, r3, r4) ARM_PUSH(p, (1 << r1) | (1 << r2) | (1 << r3) | (1 << r4))
471 #define ARM_PUSH5(p, r1, r2, r3, r4, r5) ARM_PUSH(p, (1 << r1) | (1 << r2) | (1 << r3) | (1 << r4) | (1 << r5))
472 #define ARM_PUSH6(p, r1, r2, r3, r4, r5, r6) ARM_PUSH(p, (1 << r1) | (1 << r2) | (1 << r3) | (1 << r4) | (1 << r5) | (1 << r6))
473 #define ARM_PUSH7(p, r1, r2, r3, r4, r5, r6, r7) ARM_PUSH(p, (1 << r1) | (1 << r2) | (1 << r3) | (1 << r4) | (1 << r5) | (1 << r6) | (1 << r7))
474 #define ARM_PUSH8(p, r1, r2, r3, r4, r5, r6, r7, r8) ARM_PUSH(p, (1 << r1) | (1 << r2) | (1 << r3) | (1 << r4) | (1 << r5) | (1 << r6) | (1 << r7) | (1 << r8))
475
476 #define ARM_POP8(p, r1, r2, r3, r4, r5, r6, r7, r8) ARM_POP(p, (1 << r1) | (1 << r2) | (1 << r3) | (1 << r4) | (1 << r5) | (1 << r6) | (1 << r7) | (1 << r8))
477 #define ARM_POP7(p, r1, r2, r3, r4, r5, r6, r7) ARM_POP(p, (1 << r1) | (1 << r2) | (1 << r3) | (1 << r4) | (1 << r5) | (1 << r6) | (1 << r7))
478 #define ARM_POP6(p, r1, r2, r3, r4, r5, r6) ARM_POP(p, (1 << r1) | (1 << r2) | (1 << r3) | (1 << r4) | (1 << r5) | (1 << r6))
479 #define ARM_POP5(p, r1, r2, r3, r4, r5) ARM_POP(p, (1 << r1) | (1 << r2) | (1 << r3) | (1 << r4) | (1 << r5))
480 #define ARM_POP4(p, r1, r2, r3, r4) ARM_POP(p, (1 << r1) | (1 << r2) | (1 << r3) | (1 << r4))
481 #define ARM_POP3(p, r1, r2, r3) ARM_POP(p, (1 << r1) | (1 << r2) | (1 << r3))
482 #define ARM_POP2(p, r1, r2) ARM_POP(p, (1 << r1) | (1 << r2))
483 #define ARM_POP1(p, r1) ARM_POP(p, (1 << r1))
484
485
486 /* Multiply instructions */
487 typedef struct {
488         arminstr_t rm     : 4;
489         arminstr_t tag2   : 4;   /* 9 */
490         arminstr_t rs     : 4;
491         arminstr_t rn     : 4;
492         arminstr_t rd     : 4;
493         arminstr_t s      : 1;
494         arminstr_t opcode : 3;
495         arminstr_t tag    : 4;
496         arminstr_t cond   : 4;
497 } ARMInstrMul;
498
499 #define ARM_MUL_ID 0
500 #define ARM_MUL_ID2 9
501 #define ARM_MUL_MASK ((0xF << 24) | (0xF << 4))
502 #define ARM_MUL_TAG ((ARM_MUL_ID << 24) | (ARM_MUL_ID2 << 4))
503
504 #define ARM_DEF_MUL_COND(op, rd, rm, rs, rn, s, cond) \
505         (rm)             | \
506         ((rs) << 8)      | \
507         ((rn) << 12)     | \
508         ((rd) << 16)     | \
509         ((s & 1) << 17)  | \
510         ((op & 7) << 18) | \
511         ARM_MUL_TAG      | \
512         ARM_DEF_COND(cond)
513
514 /* Rd := (Rm * Rs)[31:0]; 32 x 32 -> 32 */
515 #define ARM_MUL_COND(p, rd, rm, rs, cond) \
516         ARM_EMIT(p, ARM_DEF_MUL_COND(ARMOP_MUL, rd, rm, rs, 0, 0, cond))
517 #define ARM_MUL(p, rd, rm, rs) \
518         ARM_MUL_COND(p, rd, rm, rs, ARMCOND_AL)
519 #define ARM_MULS_COND(p, rd, rm, rs, cond) \
520         ARM_EMIT(p, ARM_DEF_MUL_COND(ARMOP_MUL, rd, rm, rs, 0, 1, cond))
521 #define ARM_MULS(p, rd, rm, rs) \
522         ARM_MULS_COND(p, rd, rm, rs, ARMCOND_AL)
523 #define ARM_MUL_REG_REG(p, rd, rm, rs) ARM_MUL(p, rd, rm, rs)
524 #define ARM_MULS_REG_REG(p, rd, rm, rs) ARM_MULS(p, rd, rm, rs)
525
526 /* inline */
527 #define ARM_IASM_MUL_COND(rd, rm, rs, cond) \
528         ARM_IASM_EMIT(ARM_DEF_MUL_COND(ARMOP_MUL, rd, rm, rs, 0, 0, cond))
529 #define ARM_IASM_MUL(rd, rm, rs) \
530         ARM_IASM_MUL_COND(rd, rm, rs, ARMCOND_AL)
531 #define ARM_IASM_MULS_COND(rd, rm, rs, cond) \
532         ARM_IASM_EMIT(ARM_DEF_MUL_COND(ARMOP_MUL, rd, rm, rs, 0, 1, cond))
533 #define ARM_IASM_MULS(rd, rm, rs) \
534         ARM_IASM_MULS_COND(rd, rm, rs, ARMCOND_AL)
535
536
537 /* Rd := (Rm * Rs) + Rn; 32x32+32->32 */
538 #define ARM_MLA_COND(p, rd, rm, rs, rn, cond) \
539         ARM_EMIT(p, ARM_DEF_MUL_COND(ARMOP_MLA, rd, rm, rs, rn, 0, cond))
540 #define ARM_MLA(p, rd, rm, rs, rn) \
541         ARM_MLA_COND(p, rd, rm, rs, rn, ARMCOND_AL)
542 #define ARM_MLAS_COND(p, rd, rm, rs, rn, cond) \
543         ARM_EMIT(p, ARM_DEF_MUL_COND(ARMOP_MLA, rd, rm, rs, rn, 1, cond))
544 #define ARM_MLAS(p, rd, rm, rs, rn) \
545         ARM_MLAS_COND(p, rd, rm, rs, rn, ARMCOND_AL)
546
547 /* inline */
548 #define ARM_IASM_MLA_COND(rd, rm, rs, rn, cond) \
549         ARM_IASM_EMIT(ARM_DEF_MUL_COND(ARMOP_MLA, rd, rm, rs, rn, 0, cond))
550 #define ARM_IASM_MLA(rd, rm, rs, rn) \
551         ARM_IASM_MLA_COND(rd, rm, rs, rn, ARMCOND_AL)
552 #define ARM_IASM_MLAS_COND(rd, rm, rs, rn, cond) \
553         ARM_IASM_EMIT(ARM_DEF_MUL_COND(ARMOP_MLA, rd, rm, rs, rn, 1, cond))
554 #define ARM_IASM_MLAS(rd, rm, rs, rn) \
555         ARM_IASM_MLAS_COND(rd, rm, rs, rn, ARMCOND_AL)
556
557
558
559 /*  Word/byte transfer */
560 typedef union {
561         ARMDPI_op2_reg_imm op2_reg_imm;
562         struct {
563                 arminstr_t op2_imm : 12;
564                 arminstr_t rd      :  4;
565                 arminstr_t rn      :  4;
566                 arminstr_t ls      :  1;
567                 arminstr_t wb      :  1;
568                 arminstr_t b       :  1;
569                 arminstr_t u       :  1; /* down(0) / up(1) */
570                 arminstr_t p       :  1; /* post-index(0) / pre-index(1) */
571                 arminstr_t type    :  1; /* imm(0) / register(1) */
572                 arminstr_t tag     :  2; /* 0 1 */
573                 arminstr_t cond    :  4;
574         } all;
575 } ARMInstrWXfer;
576
577 #define ARM_WXFER_ID 1
578 #define ARM_WXFER_MASK 3 << 26
579 #define ARM_WXFER_TAG ARM_WXFER_ID << 26
580
581
582 #define ARM_DEF_WXFER_IMM(imm12, rd, rn, ls, wb, b, p, cond) \
583         ((((int)imm12) < 0) ? -(int)(imm12) : (imm12)) | \
584         ((rd) << 12)                                   | \
585         ((rn) << 16)                                   | \
586         ((ls) << 20)                                   | \
587         ((wb) << 21)                                   | \
588         ((b)  << 22)                                   | \
589         (((int)(imm12) >= 0) << 23)                    | \
590         ((p) << 24)                                    | \
591         ARM_WXFER_TAG                                  | \
592         ARM_DEF_COND(cond)
593
594 #define ARM_WXFER_MAX_OFFS 0xFFF
595
596 /* this macro checks for imm12 bounds */
597 #define ARM_EMIT_WXFER_IMM(ptr, imm12, rd, rn, ls, wb, b, p, cond) \
598         do { \
599                 int _imm12 = (int)(imm12) < -ARM_WXFER_MAX_OFFS  \
600                              ? -ARM_WXFER_MAX_OFFS               \
601                              : (int)(imm12) > ARM_WXFER_MAX_OFFS \
602                              ? ARM_WXFER_MAX_OFFS                \
603                              : (int)(imm12);                     \
604                 ARM_EMIT((ptr), \
605                 ARM_DEF_WXFER_IMM(_imm12, (rd), (rn), (ls), (wb), (b), (p), (cond))); \
606         } while (0)
607
608
609 /* LDRx */
610 /* immediate offset, post-index */
611 #define ARM_LDR_IMM_POST_COND(p, rd, rn, imm, cond) \
612         ARM_EMIT(p, ARM_DEF_WXFER_IMM(imm, rd, rn, ARMOP_LDR, 0, 0, 0, cond))
613
614 #define ARM_LDR_IMM_POST(p, rd, rn, imm) ARM_LDR_IMM_POST_COND(p, rd, rn, imm, ARMCOND_AL)
615
616 #define ARM_LDRB_IMM_POST_COND(p, rd, rn, imm, cond) \
617         ARM_EMIT(p, ARM_DEF_WXFER_IMM(imm, rd, rn, ARMOP_LDR, 0, 1, 0, cond))
618
619 #define ARM_LDRB_IMM_POST(p, rd, rn, imm) ARM_LDRB_IMM_POST_COND(p, rd, rn, imm, ARMCOND_AL)
620
621 /* immediate offset, pre-index */
622 #define ARM_LDR_IMM_COND(p, rd, rn, imm, cond) \
623         ARM_EMIT(p, ARM_DEF_WXFER_IMM(imm, rd, rn, ARMOP_LDR, 0, 0, 1, cond))
624
625 #define ARM_LDR_IMM(p, rd, rn, imm) ARM_LDR_IMM_COND(p, rd, rn, imm, ARMCOND_AL)
626
627 #define ARM_LDRB_IMM_COND(p, rd, rn, imm, cond) \
628         ARM_EMIT(p, ARM_DEF_WXFER_IMM(imm, rd, rn, ARMOP_LDR, 0, 1, 1, cond))
629
630 #define ARM_LDRB_IMM(p, rd, rn, imm) ARM_LDRB_IMM_COND(p, rd, rn, imm, ARMCOND_AL)
631
632 /* STRx */
633 /* immediate offset, post-index */
634 #define ARM_STR_IMM_POST_COND(p, rd, rn, imm, cond) \
635         ARM_EMIT(p, ARM_DEF_WXFER_IMM(imm, rd, rn, ARMOP_STR, 0, 0, 0, cond))
636
637 #define ARM_STR_IMM_POST(p, rd, rn, imm) ARM_STR_IMM_POST_COND(p, rd, rn, imm, ARMCOND_AL)
638
639 #define ARM_STRB_IMM_POST_COND(p, rd, rn, imm, cond) \
640         ARM_EMIT(p, ARM_DEF_WXFER_IMM(imm, rd, rn, ARMOP_STR, 0, 1, 0, cond))
641
642 #define ARM_STRB_IMM_POST(p, rd, rn, imm) ARM_STRB_IMM_POST_COND(p, rd, rn, imm, ARMCOND_AL)
643
644 /* immediate offset, pre-index */
645 #define ARM_STR_IMM_COND(p, rd, rn, imm, cond) \
646         ARM_EMIT_WXFER_IMM(p, imm, rd, rn, ARMOP_STR, 0, 0, 1, cond)
647 /*      ARM_EMIT(p, ARM_DEF_WXFER_IMM(imm, rd, rn, ARMOP_STR, 0, 0, 1, cond)) */
648
649 #define ARM_STR_IMM(p, rd, rn, imm) ARM_STR_IMM_COND(p, rd, rn, imm, ARMCOND_AL)
650
651 #define ARM_STRB_IMM_COND(p, rd, rn, imm, cond) \
652         ARM_EMIT(p, ARM_DEF_WXFER_IMM(imm, rd, rn, ARMOP_STR, 0, 1, 1, cond))
653
654 #define ARM_STRB_IMM(p, rd, rn, imm) ARM_STRB_IMM_COND(p, rd, rn, imm, ARMCOND_AL)
655
656 /* write-back */
657 #define ARM_STR_IMM_WB_COND(p, rd, rn, imm, cond) \
658         ARM_EMIT_WXFER_IMM(p, imm, rd, rn, ARMOP_STR, 1, 0, 1, cond)
659 #define ARM_STR_IMM_WB(p, rd, rn, imm) ARM_STR_IMM_WB_COND(p, rd, rn, imm, ARMCOND_AL)
660
661
662 #define ARM_DEF_WXFER_REG_REG_UPDOWN_COND(rm, shift_type, shift, rd, rn, ls, wb, b, u, p, cond) \
663         (rm)                | \
664         ((shift_type) << 5) | \
665         ((shift) << 7)      | \
666         ((rd) << 12)        | \
667         ((rn) << 16)        | \
668         ((ls) << 20)        | \
669         ((wb) << 21)        | \
670         ((b)  << 22)        | \
671         ((u)  << 23)        | \
672         ((p)  << 24)        | \
673         (1    << 25)        | \
674         ARM_WXFER_TAG       | \
675         ARM_DEF_COND(cond)
676
677 #define ARM_DEF_WXFER_REG_REG_COND(rm, shift_type, shift, rd, rn, ls, wb, b, p, cond) \
678         ARM_DEF_WXFER_REG_REG_UPDOWN_COND(rm, shift_type, shift, rd, rn, ls, wb, b, ARM_UP, p, cond)
679 #define ARM_DEF_WXFER_REG_MINUS_REG_COND(rm, shift_type, shift, rd, rn, ls, wb, b, p, cond) \
680         ARM_DEF_WXFER_REG_REG_UPDOWN_COND(rm, shift_type, shift, rd, rn, ls, wb, b, ARM_DOWN, p, cond)
681
682
683 #define ARM_LDR_REG_REG_SHIFT_COND(p, rd, rn, rm, shift_type, shift, cond) \
684         ARM_EMIT(p, ARM_DEF_WXFER_REG_REG_COND(rm, shift_type, shift, rd, rn, ARMOP_LDR, 0, 0, 1, cond))
685 #define ARM_LDR_REG_REG_SHIFT(p, rd, rn, rm, shift_type, shift) \
686         ARM_LDR_REG_REG_SHIFT_COND(p, rd, rn, rm, shift_type, shift, ARMCOND_AL)
687 #define ARM_LDR_REG_REG(p, rd, rn, rm) \
688         ARM_LDR_REG_REG_SHIFT(p, rd, rn, rm, ARMSHIFT_LSL, 0)
689
690 #define ARM_LDRB_REG_REG_SHIFT_COND(p, rd, rn, rm, shift_type, shift, cond) \
691         ARM_EMIT(p, ARM_DEF_WXFER_REG_REG_COND(rm, shift_type, shift, rd, rn, ARMOP_LDR, 0, 1, 1, cond))
692 #define ARM_LDRB_REG_REG_SHIFT(p, rd, rn, rm, shift_type, shift) \
693         ARM_LDRB_REG_REG_SHIFT_COND(p, rd, rn, rm, shift_type, shift, ARMCOND_AL)
694 #define ARM_LDRB_REG_REG(p, rd, rn, rm) \
695         ARM_LDRB_REG_REG_SHIFT(p, rd, rn, rm, ARMSHIFT_LSL, 0)
696
697 #define ARM_STR_REG_REG_SHIFT_COND(p, rd, rn, rm, shift_type, shift, cond) \
698         ARM_EMIT(p, ARM_DEF_WXFER_REG_REG_COND(rm, shift_type, shift, rd, rn, ARMOP_STR, 0, 0, 1, cond))
699 #define ARM_STR_REG_REG_SHIFT(p, rd, rn, rm, shift_type, shift) \
700         ARM_STR_REG_REG_SHIFT_COND(p, rd, rn, rm, shift_type, shift, ARMCOND_AL)
701 #define ARM_STR_REG_REG(p, rd, rn, rm) \
702         ARM_STR_REG_REG_SHIFT(p, rd, rn, rm, ARMSHIFT_LSL, 0)
703
704 /* zero-extend */
705 #define ARM_STRB_REG_REG_SHIFT_COND(p, rd, rn, rm, shift_type, shift, cond) \
706         ARM_EMIT(p, ARM_DEF_WXFER_REG_REG_COND(rm, shift_type, shift, rd, rn, ARMOP_STR, 0, 1, 1, cond))
707 #define ARM_STRB_REG_REG_SHIFT(p, rd, rn, rm, shift_type, shift) \
708         ARM_STRB_REG_REG_SHIFT_COND(p, rd, rn, rm, shift_type, shift, ARMCOND_AL)
709 #define ARM_STRB_REG_REG(p, rd, rn, rm) \
710         ARM_STRB_REG_REG_SHIFT(p, rd, rn, rm, ARMSHIFT_LSL, 0)
711
712
713 /* ARMv4+ */
714 /* Half-word or byte (signed) transfer. */
715 typedef struct {
716         arminstr_t rm     : 4; /* imm_lo */
717         arminstr_t tag3   : 1; /* 1 */
718         arminstr_t h      : 1; /* half-word or byte */
719         arminstr_t s      : 1; /* sign-extend or zero-extend */
720         arminstr_t tag2   : 1; /* 1 */
721         arminstr_t imm_hi : 4;
722         arminstr_t rd     : 4;
723         arminstr_t rn     : 4;
724         arminstr_t ls     : 1;
725         arminstr_t wb     : 1;
726         arminstr_t type   : 1; /* imm(1) / reg(0) */
727         arminstr_t u      : 1; /* +- */
728         arminstr_t p      : 1; /* pre/post-index */
729         arminstr_t tag    : 3;
730         arminstr_t cond   : 4;
731 } ARMInstrHXfer;
732
733 #define ARM_HXFER_ID 0
734 #define ARM_HXFER_ID2 1
735 #define ARM_HXFER_ID3 1
736 #define ARM_HXFER_MASK ((0x7 << 25) | (0x9 << 4))
737 #define ARM_HXFER_TAG ((ARM_HXFER_ID << 25) | (ARM_HXFER_ID2 << 7) | (ARM_HXFER_ID3 << 4))
738
739 #define ARM_DEF_HXFER_IMM_COND(imm, h, s, rd, rn, ls, wb, p, cond) \
740         ((imm) < 0?(-(imm)) & 0xF:(imm) & 0xF)               | \
741         ((h) << 5)                  | \
742         ((s) << 6)                  | \
743         ((imm) < 0?((-(imm)) << 4) & 0xF00:((imm) << 4) & 0xF00) | \
744         ((rd) << 12)                | \
745         ((rn) << 16)                | \
746         ((ls) << 20)                | \
747         ((wb) << 21)                | \
748         (1 << 22)                   | \
749         (((int)(imm) >= 0) << 23)   | \
750         ((p) << 24)                 | \
751         ARM_HXFER_TAG               | \
752         ARM_DEF_COND(cond)
753
754 #define ARM_LDRH_IMM_COND(p, rd, rn, imm, cond) \
755         ARM_EMIT(p, ARM_DEF_HXFER_IMM_COND(imm, 1, 0, rd, rn, ARMOP_LDR, 0, 1, cond))
756 #define ARM_LDRH_IMM(p, rd, rn, imm) \
757         ARM_LDRH_IMM_COND(p, rd, rn, imm, ARMCOND_AL)
758 #define ARM_LDRSH_IMM_COND(p, rd, rn, imm, cond) \
759         ARM_EMIT(p, ARM_DEF_HXFER_IMM_COND(imm, 1, 1, rd, rn, ARMOP_LDR, 0, 1, cond))
760 #define ARM_LDRSH_IMM(p, rd, rn, imm) \
761         ARM_LDRSH_IMM_COND(p, rd, rn, imm, ARMCOND_AL)
762 #define ARM_LDRSB_IMM_COND(p, rd, rn, imm, cond) \
763         ARM_EMIT(p, ARM_DEF_HXFER_IMM_COND(imm, 0, 1, rd, rn, ARMOP_LDR, 0, 1, cond))
764 #define ARM_LDRSB_IMM(p, rd, rn, imm) \
765         ARM_LDRSB_IMM_COND(p, rd, rn, imm, ARMCOND_AL)
766
767
768 #define ARM_STRH_IMM_COND(p, rd, rn, imm, cond) \
769         ARM_EMIT(p, ARM_DEF_HXFER_IMM_COND(imm, 1, 0, rd, rn, ARMOP_STR, 0, 1, cond))
770 #define ARM_STRH_IMM(p, rd, rn, imm) \
771         ARM_STRH_IMM_COND(p, rd, rn, imm, ARMCOND_AL)
772
773
774 #define ARM_DEF_HXFER_REG_REG_UPDOWN_COND(rm, h, s, rd, rn, ls, wb, u, p, cond) \
775         ((rm) & 0xF)                | \
776         ((h) << 5)                  | \
777         ((s) << 6)                  | \
778         ((rd) << 12)                | \
779         ((rn) << 16)                | \
780         ((ls) << 20)                | \
781         ((wb) << 21)                | \
782         (0 << 22)                   | \
783         ((u) << 23)                 | \
784         ((p) << 24)                 | \
785         ARM_HXFER_TAG               | \
786         ARM_DEF_COND(cond)
787
788 #define ARM_DEF_HXFER_REG_REG_COND(rm, h, s, rd, rn, ls, wb, p, cond) \
789         ARM_DEF_HXFER_REG_REG_UPDOWN_COND(rm, h, s, rd, rn, ls, wb, ARM_UP, p, cond)
790 #define ARM_DEF_HXFER_REG_MINUS_REG_COND(rm, h, s, rd, rn, ls, wb, p, cond) \
791         ARM_DEF_HXFER_REG_REG_UPDOWN_COND(rm, h, s, rd, rn, ls, wb, ARM_DOWN, p, cond)
792
793 #define ARM_LDRH_REG_REG_COND(p, rd, rm, rn, cond) \
794         ARM_EMIT(p, ARM_DEF_HXFER_REG_REG_COND(rm, 1, 0, rd, rn, ARMOP_LDR, 0, 1, cond))
795 #define ARM_LDRH_REG_REG(p, rd, rm, rn) \
796         ARM_LDRH_REG_REG_COND(p, rd, rm, rn, ARMCOND_AL)
797 #define ARM_LDRSH_REG_REG_COND(p, rd, rm, rn, cond) \
798         ARM_EMIT(p, ARM_DEF_HXFER_REG_REG_COND(rm, 1, 1, rd, rn, ARMOP_LDR, 0, 1, cond))
799 #define ARM_LDRSH_REG_REG(p, rd, rm, rn) \
800         ARM_LDRSH_REG_REG_COND(p, rd, rm, rn, ARMCOND_AL)
801 #define ARM_LDRSB_REG_REG_COND(p, rd, rm, rn, cond) \
802         ARM_EMIT(p, ARM_DEF_HXFER_REG_REG_COND(rm, 0, 1, rd, rn, ARMOP_LDR, 0, 1, cond))
803 #define ARM_LDRSB_REG_REG(p, rd, rm, rn) ARM_LDRSB_REG_REG_COND(p, rd, rm, rn, ARMCOND_AL)
804
805 #define ARM_STRH_REG_REG_COND(p, rd, rm, rn, cond) \
806         ARM_EMIT(p, ARM_DEF_HXFER_REG_REG_COND(rm, 1, 0, rd, rn, ARMOP_STR, 0, 1, cond))
807 #define ARM_STRH_REG_REG(p, rd, rm, rn) \
808         ARM_STRH_REG_REG_COND(p, rd, rm, rn, ARMCOND_AL)
809
810
811
812 /* Swap */
813 typedef struct {
814         arminstr_t rm   : 4;
815         arminstr_t tag3 : 8; /* 0x9 */
816         arminstr_t rd   : 4;
817         arminstr_t rn   : 4;
818         arminstr_t tag2 : 2;
819         arminstr_t b    : 1;
820         arminstr_t tag  : 5; /* 0x2 */
821         arminstr_t cond : 4;
822 } ARMInstrSwap;
823
824 #define ARM_SWP_ID 2
825 #define ARM_SWP_ID2 9
826 #define ARM_SWP_MASK ((0x1F << 23) | (3 << 20) | (0xFF << 4))
827 #define ARM_SWP_TAG ((ARM_SWP_ID << 23) | (ARM_SWP_ID2 << 4))
828
829
830
831 /* Software interrupt */
832 typedef struct {
833         arminstr_t num  : 24;
834         arminstr_t tag  :  4;
835         arminstr_t cond :  4;
836 } ARMInstrSWI;
837
838 #define ARM_SWI_ID 0xF
839 #define ARM_SWI_MASK (0xF << 24)
840 #define ARM_SWI_TAG (ARM_SWI_ID << 24)
841
842
843
844 /* Co-processor Data Processing */
845 typedef struct {
846         arminstr_t crm  : 4;
847         arminstr_t tag2 : 1; /* 0 */
848         arminstr_t op2  : 3;
849         arminstr_t cpn  : 4; /* CP number */
850         arminstr_t crd  : 4;
851         arminstr_t crn  : 4;
852         arminstr_t op   : 4;
853         arminstr_t tag  : 4; /* 0xE */
854         arminstr_t cond : 4;
855 } ARMInstrCDP;
856
857 #define ARM_CDP_ID 0xE
858 #define ARM_CDP_ID2 0
859 #define ARM_CDP_MASK ((0xF << 24) | (1 << 4))
860 #define ARM_CDP_TAG ((ARM_CDP_ID << 24) | (ARM_CDP_ID2 << 4))
861
862
863 /* Co-processor Data Transfer (ldc/stc) */
864 typedef struct {
865         arminstr_t offs : 8;
866         arminstr_t cpn  : 4;
867         arminstr_t crd  : 4;
868         arminstr_t rn   : 4;
869         arminstr_t ls   : 1;
870         arminstr_t wb   : 1;
871         arminstr_t n    : 1;
872         arminstr_t u    : 1;
873         arminstr_t p    : 1;
874         arminstr_t tag  : 3;
875         arminstr_t cond : 4;
876 } ARMInstrCDT;
877
878 #define ARM_CDT_ID 6
879 #define ARM_CDT_MASK (7 << 25)
880 #define ARM_CDT_TAG (ARM_CDT_ID << 25)
881
882
883 /* Co-processor Register Transfer (mcr/mrc) */
884 typedef struct {
885         arminstr_t crm  : 4;
886         arminstr_t tag2 : 1;
887         arminstr_t op2  : 3;
888         arminstr_t cpn  : 4;
889         arminstr_t rd   : 4;
890         arminstr_t crn  : 4;
891         arminstr_t ls   : 1;
892         arminstr_t op1  : 3;
893         arminstr_t tag  : 4;
894         arminstr_t cond : 4;
895 } ARMInstrCRT;
896
897 #define ARM_CRT_ID 0xE
898 #define ARM_CRT_ID2 0x1
899 #define ARM_CRT_MASK ((0xF << 24) | (1 << 4))
900 #define ARM_CRT_TAG ((ARM_CRT_ID << 24) | (ARM_CRT_ID2 << 4))
901
902 /* Move register to PSR. */
903 typedef union {
904         ARMDPI_op2_imm op2_imm;
905         struct {
906                 arminstr_t rm   : 4;
907                 arminstr_t pad  : 8; /* 0 */
908                 arminstr_t tag4 : 4; /* 0xF */
909                 arminstr_t fld  : 4;
910                 arminstr_t tag3 : 2; /* 0x2 */
911                 arminstr_t sel  : 1;
912                 arminstr_t tag2 : 2; /* 0x2 */
913                 arminstr_t type : 1;
914                 arminstr_t tag  : 2; /* 0 */
915                 arminstr_t cond : 4;
916         } all;
917 } ARMInstrMSR;
918
919 #define ARM_MSR_ID 0
920 #define ARM_MSR_ID2 2
921 #define ARM_MSR_ID3 2
922 #define ARM_MSR_ID4 0xF
923 #define ARM_MSR_MASK ((3 << 26) | \
924                       (3 << 23) | \
925                       (3 << 20) | \
926                       (0xF << 12))
927 #define ARM_MSR_TAG ((ARM_MSR_ID << 26)  | \
928                      (ARM_MSR_ID2 << 23) | \
929                      (ARM_MSR_ID3 << 20) | \
930                      (ARM_MSR_ID4 << 12))
931
932
933 /* Move PSR to register. */
934 typedef struct {
935         arminstr_t tag3 : 12;
936         arminstr_t rd   :  4;
937         arminstr_t tag2 :  6;
938         arminstr_t sel  :  1; /* CPSR | SPSR */
939         arminstr_t tag  :  5;
940         arminstr_t cond :  4;
941 } ARMInstrMRS;
942
943 #define ARM_MRS_ID 2
944 #define ARM_MRS_ID2 0xF
945 #define ARM_MRS_ID3 0
946 #define ARM_MRS_MASK ((0x1F << 23) | (0x3F << 16) | 0xFFF)
947 #define ARM_MRS_TAG ((ARM_MRS_ID << 23) | (ARM_MRS_ID2 << 16) | ARM_MRS_ID3)
948
949
950
951 #include "mono/arch/arm/arm_dpimacros.h"
952
953 #define ARM_NOP(p) ARM_MOV_REG_REG(p, ARMREG_R0, ARMREG_R0)
954
955
956 #define ARM_SHL_IMM_COND(p, rd, rm, imm, cond) \
957         ARM_MOV_REG_IMMSHIFT_COND(p, rd, rm, ARMSHIFT_LSL, imm, cond)
958 #define ARM_SHL_IMM(p, rd, rm, imm) \
959         ARM_SHL_IMM_COND(p, rd, rm, imm, ARMCOND_AL)
960 #define ARM_SHLS_IMM_COND(p, rd, rm, imm, cond) \
961         ARM_MOVS_REG_IMMSHIFT_COND(p, rd, rm, ARMSHIFT_LSL, imm, cond)
962 #define ARM_SHLS_IMM(p, rd, rm, imm) \
963         ARM_SHLS_IMM_COND(p, rd, rm, imm, ARMCOND_AL)
964
965 #define ARM_SHR_IMM_COND(p, rd, rm, imm, cond) \
966         ARM_MOV_REG_IMMSHIFT_COND(p, rd, rm, ARMSHIFT_LSR, imm, cond)
967 #define ARM_SHR_IMM(p, rd, rm, imm) \
968         ARM_SHR_IMM_COND(p, rd, rm, imm, ARMCOND_AL)
969 #define ARM_SHRS_IMM_COND(p, rd, rm, imm, cond) \
970         ARM_MOVS_REG_IMMSHIFT_COND(p, rd, rm, ARMSHIFT_LSR, imm, cond)
971 #define ARM_SHRS_IMM(p, rd, rm, imm) \
972         ARM_SHRS_IMM_COND(p, rd, rm, imm, ARMCOND_AL)
973
974 #define ARM_SAR_IMM_COND(p, rd, rm, imm, cond) \
975         ARM_MOV_REG_IMMSHIFT_COND(p, rd, rm, ARMSHIFT_ASR, imm, cond)
976 #define ARM_SAR_IMM(p, rd, rm, imm) \
977         ARM_SAR_IMM_COND(p, rd, rm, imm, ARMCOND_AL)
978 #define ARM_SARS_IMM_COND(p, rd, rm, imm, cond) \
979         ARM_MOVS_REG_IMMSHIFT_COND(p, rd, rm, ARMSHIFT_ASR, imm, cond)
980 #define ARM_SARS_IMM(p, rd, rm, imm) \
981         ARM_SARS_IMM_COND(p, rd, rm, imm, ARMCOND_AL)
982
983 #define ARM_ROR_IMM_COND(p, rd, rm, imm, cond) \
984         ARM_MOV_REG_IMMSHIFT_COND(p, rd, rm, ARMSHIFT_ROR, imm, cond)
985 #define ARM_ROR_IMM(p, rd, rm, imm) \
986         ARM_ROR_IMM_COND(p, rd, rm, imm, ARMCOND_AL)
987 #define ARM_RORS_IMM_COND(p, rd, rm, imm, cond) \
988         ARM_MOVS_REG_IMMSHIFT_COND(p, rd, rm, ARMSHIFT_ROR, imm, cond)
989 #define ARM_RORS_IMM(p, rd, rm, imm) \
990         ARM_RORS_IMM_COND(p, rd, rm, imm, ARMCOND_AL)
991
992 #define ARM_SHL_REG_COND(p, rd, rm, rs, cond) \
993         ARM_MOV_REG_REGSHIFT_COND(p, rd, rm, ARMSHIFT_LSL, rs, cond)
994 #define ARM_SHL_REG(p, rd, rm, rs) \
995         ARM_SHL_REG_COND(p, rd, rm, rs, ARMCOND_AL)
996 #define ARM_SHLS_REG_COND(p, rd, rm, rs, cond) \
997         ARM_MOVS_REG_REGSHIFT_COND(p, rd, rm, ARMSHIFT_LSL, rs, cond)
998 #define ARM_SHLS_REG(p, rd, rm, rs) \
999         ARM_SHLS_REG_COND(p, rd, rm, rs, ARMCOND_AL)
1000 #define ARM_SHLS_REG_REG(p, rd, rm, rs) ARM_SHLS_REG(p, rd, rm, rs)
1001
1002 #define ARM_SHR_REG_COND(p, rd, rm, rs, cond) \
1003         ARM_MOV_REG_REGSHIFT_COND(p, rd, rm, ARMSHIFT_LSR, rs, cond)
1004 #define ARM_SHR_REG(p, rd, rm, rs) \
1005         ARM_SHR_REG_COND(p, rd, rm, rs, ARMCOND_AL)
1006 #define ARM_SHRS_REG_COND(p, rd, rm, rs, cond) \
1007         ARM_MOVS_REG_REGSHIFT_COND(p, rd, rm, ARMSHIFT_LSR, rs, cond)
1008 #define ARM_SHRS_REG(p, rd, rm, rs) \
1009         ARM_SHRS_REG_COND(p, rd, rm, rs, ARMCOND_AL)
1010 #define ARM_SHRS_REG_REG(p, rd, rm, rs) ARM_SHRS_REG(p, rd, rm, rs)
1011
1012 #define ARM_SAR_REG_COND(p, rd, rm, rs, cond) \
1013         ARM_MOV_REG_REGSHIFT_COND(p, rd, rm, ARMSHIFT_ASR, rs, cond)
1014 #define ARM_SAR_REG(p, rd, rm, rs) \
1015         ARM_SAR_REG_COND(p, rd, rm, rs, ARMCOND_AL)
1016 #define ARM_SARS_REG_COND(p, rd, rm, rs, cond) \
1017         ARM_MOVS_REG_REGSHIFT_COND(p, rd, rm, ARMSHIFT_ASR, rs, cond)
1018 #define ARM_SARS_REG(p, rd, rm, rs) \
1019         ARM_SARS_REG_COND(p, rd, rm, rs, ARMCOND_AL)
1020 #define ARM_SARS_REG_REG(p, rd, rm, rs) ARM_SARS_REG(p, rd, rm, rs)
1021
1022 #define ARM_ROR_REG_COND(p, rd, rm, rs, cond) \
1023         ARM_MOV_REG_REGSHIFT_COND(p, rd, rm, ARMSHIFT_ROR, rs, cond)
1024 #define ARM_ROR_REG(p, rd, rm, rs) \
1025         ARM_ROR_REG_COND(p, rd, rm, rs, ARMCOND_AL)
1026 #define ARM_RORS_REG_COND(p, rd, rm, rs, cond) \
1027         ARM_MOVS_REG_REGSHIFT_COND(p, rd, rm, ARMSHIFT_ROR, rs, cond)
1028 #define ARM_RORS_REG(p, rd, rm, rs) \
1029         ARM_RORS_REG_COND(p, rd, rm, rs, ARMCOND_AL)
1030 #define ARM_RORS_REG_REG(p, rd, rm, rs) ARM_RORS_REG(p, rd, rm, rs)
1031
1032 #define ARM_DBRK(p) ARM_EMIT(p, 0xE6000010)
1033 #define ARM_IASM_DBRK() ARM_IASM_EMIT(0xE6000010)
1034
1035 #define ARM_INC(p, reg) ARM_ADD_REG_IMM8(p, reg, reg, 1)
1036 #define ARM_DEC(p, reg) ARM_SUB_REG_IMM8(p, reg, reg, 1)
1037
1038
1039 /* ARM V5 */
1040
1041 /* Count leading zeros, CLZ{cond} Rd, Rm */
1042 typedef struct {
1043         arminstr_t rm   :  4;
1044         arminstr_t tag2 :  8;
1045         arminstr_t rd   :  4;
1046         arminstr_t tag  :  12;
1047         arminstr_t cond :  4;
1048 } ARMInstrCLZ;
1049
1050 #define ARM_CLZ_ID 0x16F
1051 #define ARM_CLZ_ID2 0xF1
1052 #define ARM_CLZ_MASK ((0xFFF << 16) | (0xFF < 4))
1053 #define ARM_CLZ_TAG ((ARM_CLZ_ID << 16) | (ARM_CLZ_ID2 << 4))
1054
1055
1056
1057
1058 typedef union {
1059         ARMInstrBR    br;
1060         ARMInstrDPI   dpi;
1061         ARMInstrMRT   mrt;
1062         ARMInstrMul   mul;
1063         ARMInstrWXfer wxfer;
1064         ARMInstrHXfer hxfer;
1065         ARMInstrSwap  swp;
1066         ARMInstrCDP   cdp;
1067         ARMInstrCDT   cdt;
1068         ARMInstrCRT   crt;
1069         ARMInstrSWI   swi;
1070         ARMInstrMSR   msr;
1071         ARMInstrMRS   mrs;
1072         ARMInstrCLZ   clz;
1073
1074         ARMInstrGeneric generic;
1075         arminstr_t      raw;
1076 } ARMInstr;
1077
1078 /* ARMv6t2 */
1079
1080 #define ARM_MOVW_REG_IMM_COND(p, rd, imm16, cond) ARM_EMIT(p, (((cond) << 28) | (3 << 24) | (0 << 20) | ((((guint32)(imm16)) >> 12) << 16) | ((rd) << 12) | (((guint32)(imm16)) & 0xfff)))
1081 #define ARM_MOVW_REG_IMM(p, rd, imm16) ARM_MOVW_REG_IMM_COND ((p), (rd), (imm16), ARMCOND_AL)
1082
1083 #define ARM_MOVT_REG_IMM_COND(p, rd, imm16, cond) ARM_EMIT(p, (((cond) << 28) | (3 << 24) | (4 << 20) | ((((guint32)(imm16)) >> 12) << 16) | ((rd) << 12) | (((guint32)(imm16)) & 0xfff)))
1084 #define ARM_MOVT_REG_IMM(p, rd, imm16) ARM_MOVT_REG_IMM_COND ((p), (rd), (imm16), ARMCOND_AL)
1085
1086 /* MCR */
1087 #define ARM_DEF_MCR_COND(coproc, opc1, rt, crn, crm, opc2, cond)        \
1088         ARM_DEF_COND ((cond)) | ((0xe << 24) | (((opc1) & 0x7) << 21) | (0 << 20) | (((crn) & 0xf) << 16) | (((rt) & 0xf) << 12) | (((coproc) & 0xf) << 8) | (((opc2) & 0x7) << 5) | (1 << 4) | (((crm) & 0xf) << 0))
1089
1090 #define ARM_MCR_COND(p, coproc, opc1, rt, crn, crm, opc2, cond) \
1091         ARM_EMIT(p, ARM_DEF_MCR_COND ((coproc), (opc1), (rt), (crn), (crm), (opc2), (cond)))
1092
1093 #define ARM_MCR(p, coproc, opc1, rt, crn, crm, opc2) \
1094         ARM_MCR_COND ((p), (coproc), (opc1), (rt), (crn), (crm), (opc2), ARMCOND_AL)
1095
1096 #ifdef __cplusplus
1097 }
1098 #endif
1099
1100 #endif /* ARM_H */
1101