2008-10-28 Zoltan Varga <vargaz@gmail.com>
[mono.git] / mono / arch / amd64 / amd64-codegen.h
1 /*
2  * amd64-codegen.h: Macros for generating amd64 code
3  *
4  * Authors:
5  *   Paolo Molaro (lupus@ximian.com)
6  *   Intel Corporation (ORP Project)
7  *   Sergey Chaban (serge@wildwestsoftware.com)
8  *   Dietmar Maurer (dietmar@ximian.com)
9  *   Patrik Torstensson
10  *   Zalman Stern
11  * 
12  * Copyright (C)  2000 Intel Corporation.  All rights reserved.
13  * Copyright (C)  2001, 2002 Ximian, Inc.
14  */
15
16 #ifndef AMD64_H
17 #define AMD64_H
18
19 #include <glib.h>
20
21 typedef enum {
22         AMD64_RAX = 0,
23         AMD64_RCX = 1,
24         AMD64_RDX = 2,
25         AMD64_RBX = 3,
26         AMD64_RSP = 4,
27         AMD64_RBP = 5,
28         AMD64_RSI = 6,
29         AMD64_RDI = 7,
30         AMD64_R8 = 8,
31         AMD64_R9 = 9,
32         AMD64_R10 = 10,
33         AMD64_R11 = 11,
34         AMD64_R12 = 12,
35         AMD64_R13 = 13,
36         AMD64_R14 = 14,
37         AMD64_R15 = 15,
38         AMD64_RIP = 16,
39         AMD64_NREG
40 } AMD64_Reg_No;
41
42 typedef enum {
43         AMD64_XMM0 = 0,
44         AMD64_XMM1 = 1,
45         AMD64_XMM2 = 2,
46         AMD64_XMM3 = 3,
47         AMD64_XMM4 = 4,
48         AMD64_XMM5 = 5,
49         AMD64_XMM6 = 6,
50         AMD64_XMM7 = 7,
51         AMD64_XMM8 = 8,
52         AMD64_XMM9 = 9,
53         AMD64_XMM10 = 10,
54         AMD64_XMM11 = 11,
55         AMD64_XMM12 = 12,
56         AMD64_XMM13 = 13,
57         AMD64_XMM14 = 14,
58         AMD64_XMM15 = 15,
59         AMD64_XMM_NREG = 16,
60 } AMD64_XMM_Reg_No;
61
62 typedef enum
63 {
64   AMD64_REX_B = 1, /* The register in r/m field, base register in SIB byte, or reg in opcode is 8-15 rather than 0-7 */
65   AMD64_REX_X = 2, /* The index register in SIB byte is 8-15 rather than 0-7 */
66   AMD64_REX_R = 4, /* The reg field of ModRM byte is 8-15 rather than 0-7 */
67   AMD64_REX_W = 8  /* Opeartion is 64-bits instead of 32 (default) or 16 (with 0x66 prefix) */
68 } AMD64_REX_Bits;
69
70 #ifdef PLATFORM_WIN32
71 #define AMD64_ARG_REG1 AMD64_RCX
72 #define AMD64_ARG_REG2 AMD64_RDX
73 #define AMD64_ARG_REG3 AMD64_R8
74 #define AMD64_ARG_REG4 AMD64_R9
75 #else
76 #define AMD64_ARG_REG1 AMD64_RDI
77 #define AMD64_ARG_REG2 AMD64_RSI
78 #define AMD64_ARG_REG3 AMD64_RDX
79 #define AMD64_ARG_REG4 AMD64_RCX
80 #endif
81
82 #ifdef PLATFORM_WIN32
83 #define AMD64_CALLEE_REGS ((1<<AMD64_RAX) | (1<<AMD64_RCX) | (1<<AMD64_RDX) | (1<<AMD64_R8) | (1<<AMD64_R9) | (1<<AMD64_R10))
84 #define AMD64_IS_CALLEE_REG(reg)  (AMD64_CALLEE_REGS & (1 << (reg)))
85
86 #define AMD64_ARGUMENT_REGS ((1<<AMD64_RDX) | (1<<AMD64_RCX) | (1<<AMD64_R8) | (1<<AMD64_R9))
87 #define AMD64_IS_ARGUMENT_REG(reg) (AMD64_ARGUMENT_REGS & (1 << (reg)))
88
89 #define AMD64_CALLEE_SAVED_REGS ((1<<AMD64_RDI) | (1<<AMD64_RSI) | (1<<AMD64_RBX) | (1<<AMD64_R12) | (1<<AMD64_R13) | (1<<AMD64_R14) | (1<<AMD64_R15) | (1<<AMD64_RBP))
90 #define AMD64_IS_CALLEE_SAVED_REG(reg) (AMD64_CALLEE_SAVED_REGS & (1 << (reg)))
91 #else
92 #define AMD64_CALLEE_REGS ((1<<AMD64_RAX) | (1<<AMD64_RCX) | (1<<AMD64_RDX) | (1<<AMD64_RSI) | (1<<AMD64_RDI) | (1<<AMD64_R8) | (1<<AMD64_R9) | (1<<AMD64_R10))
93 #define AMD64_IS_CALLEE_REG(reg)  (AMD64_CALLEE_REGS & (1 << (reg)))
94
95 #define AMD64_ARGUMENT_REGS ((1<<AMD64_RDI) | (1<<AMD64_RSI) | (1<<AMD64_RDX) | (1<<AMD64_RCX) | (1<<AMD64_R8) | (1<<AMD64_R9))
96 #define AMD64_IS_ARGUMENT_REG(reg) (AMD64_ARGUMENT_REGS & (1 << (reg)))
97
98 #define AMD64_CALLEE_SAVED_REGS ((1<<AMD64_RBX) | (1<<AMD64_R12) | (1<<AMD64_R13) | (1<<AMD64_R14) | (1<<AMD64_R15) | (1<<AMD64_RBP))
99 #define AMD64_IS_CALLEE_SAVED_REG(reg) (AMD64_CALLEE_SAVED_REGS & (1 << (reg)))
100 #endif
101
102 #define AMD64_REX(bits) ((unsigned char)(0x40 | (bits)))
103 #define amd64_emit_rex(inst, width, reg_modrm, reg_index, reg_rm_base_opcode) do \
104         { \
105                 unsigned char _amd64_rex_bits = \
106                         (((width) > 4) ? AMD64_REX_W : 0) | \
107                         (((reg_modrm) > 7) ? AMD64_REX_R : 0) | \
108                         (((reg_index) > 7) ? AMD64_REX_X : 0) | \
109                         (((reg_rm_base_opcode) > 7) ? AMD64_REX_B : 0); \
110                 if ((_amd64_rex_bits != 0) || (((width) == 1))) *(inst)++ = AMD64_REX(_amd64_rex_bits); \
111         } while (0)
112
113 typedef union {
114         gsize val;
115         unsigned char b [8];
116 } amd64_imm_buf;
117
118 #include "../x86/x86-codegen.h"
119
120 /* In 64 bit mode, all registers have a low byte subregister */
121 #undef X86_IS_BYTE_REG
122 #define X86_IS_BYTE_REG(reg) 1
123
124 #define amd64_modrm_mod(modrm) ((modrm) >> 6)
125 #define amd64_modrm_reg(modrm) (((modrm) >> 3) & 0x7)
126 #define amd64_modrm_rm(modrm) ((modrm) & 0x7)
127
128 #define amd64_rex_r(rex) ((((rex) >> 2) & 0x1) << 3)
129 #define amd64_rex_x(rex) ((((rex) >> 1) & 0x1) << 3)
130 #define amd64_rex_b(rex) ((((rex) >> 0) & 0x1) << 3)
131
132 #define amd64_is_imm32(val) ((gint64)val >= -((gint64)1<<31) && (gint64)val <= (((gint64)1<<31)-1))
133
134 #define x86_imm_emit64(inst,imm)     \
135         do {    \
136                         amd64_imm_buf imb;      \
137                         imb.val = (gsize) (imm);        \
138                         *(inst)++ = imb.b [0];  \
139                         *(inst)++ = imb.b [1];  \
140                         *(inst)++ = imb.b [2];  \
141                         *(inst)++ = imb.b [3];  \
142                         *(inst)++ = imb.b [4];  \
143                         *(inst)++ = imb.b [5];  \
144                         *(inst)++ = imb.b [6];  \
145                         *(inst)++ = imb.b [7];  \
146         } while (0)
147
148 #define amd64_membase_emit(inst,reg,basereg,disp) do { \
149         if ((basereg) == AMD64_RIP) { \
150         x86_address_byte ((inst), 0, (reg)&0x7, 5); \
151         x86_imm_emit32 ((inst), (disp)); \
152     } \
153         else \
154                 x86_membase_emit ((inst),(reg)&0x7, (basereg)&0x7, (disp)); \
155 } while (0)
156
157 #define amd64_alu_reg_imm_size(inst,opc,reg,imm,size)   \
158         do {    \
159                 if (x86_is_imm8((imm))) {       \
160                         amd64_emit_rex(inst, size, 0, 0, (reg)); \
161                         *(inst)++ = (unsigned char)0x83;        \
162                         x86_reg_emit ((inst), (opc), (reg));    \
163                         x86_imm_emit8 ((inst), (imm));  \
164                 } else if ((reg) == X86_EAX) {  \
165                         amd64_emit_rex(inst, size, 0, 0, 0); \
166                         *(inst)++ = (((unsigned char)(opc)) << 3) + 5;  \
167                         x86_imm_emit32 ((inst), (imm)); \
168                 } else {        \
169                         amd64_emit_rex(inst, size, 0, 0, (reg)); \
170                         *(inst)++ = (unsigned char)0x81;        \
171                         x86_reg_emit ((inst), (opc), (reg));    \
172                         x86_imm_emit32 ((inst), (imm)); \
173                 }       \
174         } while (0)
175
176 #define amd64_alu_reg_imm(inst,opc,reg,imm) amd64_alu_reg_imm_size((inst),(opc),(reg),(imm),8)
177
178 #define amd64_alu_reg_reg_size(inst,opc,dreg,reg,size)  \
179         do {    \
180                 amd64_emit_rex(inst, size, (dreg), 0, (reg)); \
181                 *(inst)++ = (((unsigned char)(opc)) << 3) + 3;  \
182                 x86_reg_emit ((inst), (dreg), (reg));   \
183         } while (0)
184
185 #define amd64_alu_reg_reg(inst,opc,dreg,reg) amd64_alu_reg_reg_size ((inst),(opc),(dreg),(reg),8)
186
187 #define amd64_mov_regp_reg(inst,regp,reg,size)  \
188         do {    \
189                 if ((size) == 2) \
190                         *(inst)++ = (unsigned char)0x66; \
191                 amd64_emit_rex(inst, (size), (reg), 0, (regp)); \
192                 switch ((size)) {       \
193                 case 1: *(inst)++ = (unsigned char)0x88; break; \
194                 case 2: case 4: case 8: *(inst)++ = (unsigned char)0x89; break; \
195                 default: assert (0);    \
196                 }       \
197                 x86_regp_emit ((inst), (reg), (regp));  \
198         } while (0)
199
200 #define amd64_mov_membase_reg(inst,basereg,disp,reg,size)       \
201         do {    \
202                 if ((size) == 2) \
203                         *(inst)++ = (unsigned char)0x66; \
204                 amd64_emit_rex(inst, (size), (reg), 0, (basereg)); \
205                 switch ((size)) {       \
206                 case 1: *(inst)++ = (unsigned char)0x88; break; \
207                 case 2: case 4: case 8: *(inst)++ = (unsigned char)0x89; break; \
208                 default: assert (0);    \
209                 }       \
210                 x86_membase_emit ((inst), ((reg)&0x7), ((basereg)&0x7), (disp));        \
211         } while (0)
212
213 #define amd64_mov_mem_reg(inst,mem,reg,size)    \
214         do {    \
215                 if ((size) == 2) \
216                         *(inst)++ = (unsigned char)0x66; \
217                 amd64_emit_rex(inst, (size), (reg), 0, 0); \
218                 switch ((size)) {       \
219                 case 1: *(inst)++ = (unsigned char)0x88; break; \
220                 case 2: case 4: case 8: *(inst)++ = (unsigned char)0x89; break; \
221                 default: assert (0);    \
222                 }       \
223         x86_address_byte ((inst), 0, (reg), 4); \
224         x86_address_byte ((inst), 0, 4, 5); \
225         x86_imm_emit32 ((inst), (mem)); \
226         } while (0)
227
228 #define amd64_mov_reg_reg(inst,dreg,reg,size)   \
229         do {    \
230                 if ((size) == 2) \
231                         *(inst)++ = (unsigned char)0x66; \
232                 amd64_emit_rex(inst, (size), (dreg), 0, (reg)); \
233                 switch ((size)) {       \
234                 case 1: *(inst)++ = (unsigned char)0x8a; break; \
235                 case 2: case 4: case 8: *(inst)++ = (unsigned char)0x8b; break; \
236                 default: assert (0);    \
237                 }       \
238                 x86_reg_emit ((inst), (dreg), (reg));   \
239         } while (0)
240
241 #define amd64_mov_reg_mem(inst,reg,mem,size)    \
242         do {    \
243                 if ((size) == 2) \
244                         *(inst)++ = (unsigned char)0x66; \
245                 amd64_emit_rex(inst, (size), (reg), 0, 0); \
246                 switch ((size)) {       \
247                 case 1: *(inst)++ = (unsigned char)0x8a; break; \
248                 case 2: case 4: case 8: *(inst)++ = (unsigned char)0x8b; break; \
249                 default: assert (0);    \
250                 }       \
251         x86_address_byte ((inst), 0, (reg), 4); \
252         x86_address_byte ((inst), 0, 4, 5); \
253         x86_imm_emit32 ((inst), (mem)); \
254         } while (0)
255
256 #define amd64_mov_reg_membase(inst,reg,basereg,disp,size)       \
257         do {    \
258                 if ((size) == 2) \
259                         *(inst)++ = (unsigned char)0x66; \
260                 amd64_emit_rex(inst, (size), (reg), 0, (basereg)); \
261                 switch ((size)) {       \
262                 case 1: *(inst)++ = (unsigned char)0x8a; break; \
263                 case 2: case 4: case 8: *(inst)++ = (unsigned char)0x8b; break; \
264                 default: assert (0);    \
265                 }       \
266                 amd64_membase_emit ((inst), (reg), (basereg), (disp));  \
267         } while (0)
268
269 #define amd64_movzx_reg_membase(inst,reg,basereg,disp,size)     \
270         do {    \
271                 amd64_emit_rex(inst, (size), (reg), 0, (basereg)); \
272                 switch ((size)) {       \
273                 case 1: *(inst)++ = (unsigned char)0x0f; *(inst)++ = (unsigned char)0xb6; break;        \
274                 case 2: *(inst)++ = (unsigned char)0x0f; *(inst)++ = (unsigned char)0xb7; break;        \
275                 case 4: case 8: *(inst)++ = (unsigned char)0x8b; break; \
276                 default: assert (0);    \
277                 }       \
278                 x86_membase_emit ((inst), ((reg)&0x7), ((basereg)&0x7), (disp));        \
279         } while (0)
280
281 #define amd64_movsxd_reg_mem(inst,reg,mem) \
282     do {     \
283        amd64_emit_rex(inst,8,(reg),0,0); \
284        *(inst)++ = (unsigned char)0x63; \
285        x86_mem_emit ((inst), ((reg)&0x7), (mem)); \
286     } while (0)
287
288 #define amd64_movsxd_reg_membase(inst,reg,basereg,disp) \
289     do {     \
290        amd64_emit_rex(inst,8,(reg),0,(basereg)); \
291        *(inst)++ = (unsigned char)0x63; \
292        x86_membase_emit ((inst), ((reg)&0x7), ((basereg)&0x7), (disp)); \
293     } while (0)
294
295 #define amd64_movsxd_reg_reg(inst,dreg,reg) \
296     do {     \
297        amd64_emit_rex(inst,8,(dreg),0,(reg)); \
298        *(inst)++ = (unsigned char)0x63; \
299            x86_reg_emit ((inst), (dreg), (reg));        \
300     } while (0)
301
302 /* Pretty much the only instruction that supports a 64-bit immediate. Optimize for common case of
303  * 32-bit immediate. Pepper with casts to avoid warnings.
304  */
305 #define amd64_mov_reg_imm_size(inst,reg,imm,size)       \
306         do {    \
307                 amd64_emit_rex(inst, (size), 0, 0, (reg)); \
308                 *(inst)++ = (unsigned char)0xb8 + ((reg) & 0x7);        \
309                 if ((size) == 8) \
310                         x86_imm_emit64 ((inst), (gsize)(imm));  \
311                 else \
312                         x86_imm_emit32 ((inst), (int)(gsize)(imm));     \
313         } while (0)
314
315 #define amd64_mov_reg_imm(inst,reg,imm) \
316         do {    \
317                 int _amd64_width_temp = ((gsize)(imm) == (gsize)(int)(gsize)(imm)); \
318         amd64_mov_reg_imm_size ((inst), (reg), (imm), (_amd64_width_temp ? 4 : 8)); \
319         } while (0)
320
321 #define amd64_set_reg_template(inst,reg) amd64_mov_reg_imm_size ((inst),(reg), 0, 8)
322
323 #define amd64_set_template(inst,reg) amd64_set_reg_template((inst),(reg))
324
325 #define amd64_mov_membase_imm(inst,basereg,disp,imm,size)       \
326         do {    \
327                 if ((size) == 2) \
328                         *(inst)++ = (unsigned char)0x66; \
329                 amd64_emit_rex(inst, (size) == 1 ? 0 : (size), 0, 0, (basereg)); \
330                 if ((size) == 1) {      \
331                         *(inst)++ = (unsigned char)0xc6;        \
332                         x86_membase_emit ((inst), 0, (basereg) & 0x7, (disp));  \
333                         x86_imm_emit8 ((inst), (imm));  \
334                 } else if ((size) == 2) {       \
335                         *(inst)++ = (unsigned char)0xc7;        \
336                         x86_membase_emit ((inst), 0, (basereg) & 0x7, (disp));  \
337                         x86_imm_emit16 ((inst), (imm)); \
338                 } else {        \
339                         *(inst)++ = (unsigned char)0xc7;        \
340                         x86_membase_emit ((inst), 0, (basereg) & 0x7, (disp));  \
341                         x86_imm_emit32 ((inst), (imm)); \
342                 }       \
343         } while (0)
344
345 #define amd64_lea_membase(inst,reg,basereg,disp)        \
346         do {    \
347                 amd64_emit_rex(inst, 8, (reg), 0, (basereg)); \
348                 *(inst)++ = (unsigned char)0x8d;        \
349                 amd64_membase_emit ((inst), (reg), (basereg), (disp));  \
350         } while (0)
351
352 /* Instruction are implicitly 64-bits so don't generate REX for just the size. */
353 #define amd64_push_reg(inst,reg)        \
354         do {    \
355                 amd64_emit_rex(inst, 0, 0, 0, (reg)); \
356                 *(inst)++ = (unsigned char)0x50 + ((reg) & 0x7);        \
357         } while (0)
358
359 /* Instruction is implicitly 64-bits so don't generate REX for just the size. */
360 #define amd64_push_membase(inst,basereg,disp)   \
361         do {    \
362                 amd64_emit_rex(inst, 0, 0, 0, (basereg)); \
363                 *(inst)++ = (unsigned char)0xff;        \
364                 x86_membase_emit ((inst), 6, (basereg) & 0x7, (disp));  \
365         } while (0)
366
367 #define amd64_pop_reg(inst,reg) \
368         do {    \
369                 amd64_emit_rex(inst, 0, 0, 0, (reg)); \
370                 *(inst)++ = (unsigned char)0x58 + ((reg) & 0x7);        \
371         } while (0)
372
373 #define amd64_call_reg(inst,reg)        \
374         do {    \
375                 amd64_emit_rex(inst, 0, 0, 0, (reg)); \
376                 *(inst)++ = (unsigned char)0xff;        \
377                 x86_reg_emit ((inst), 2, ((reg) & 0x7));        \
378         } while (0)
379
380 #define amd64_ret(inst) do { *(inst)++ = (unsigned char)0xc3; } while (0)
381 #define amd64_leave(inst) do { *(inst)++ = (unsigned char)0xc9; } while (0)
382 #define amd64_movsd_reg_regp(inst,reg,regp)     \
383         do {    \
384                 *(inst)++ = (unsigned char)0xf2;        \
385                 amd64_emit_rex(inst, 0, (reg), 0, (regp)); \
386                 *(inst)++ = (unsigned char)0x0f;        \
387                 *(inst)++ = (unsigned char)0x10;        \
388                 x86_regp_emit ((inst), (reg) & 0x7, (regp) & 0x7);      \
389         } while (0)
390
391 #define amd64_movsd_regp_reg(inst,regp,reg)     \
392         do {    \
393                 *(inst)++ = (unsigned char)0xf2;        \
394                 amd64_emit_rex(inst, 0, (reg), 0, (regp)); \
395                 *(inst)++ = (unsigned char)0x0f;        \
396                 *(inst)++ = (unsigned char)0x11;        \
397                 x86_regp_emit ((inst), (reg) & 0x7, (regp) & 0x7);      \
398         } while (0)
399
400 #define amd64_movss_reg_regp(inst,reg,regp)     \
401         do {    \
402                 *(inst)++ = (unsigned char)0xf3;        \
403                 amd64_emit_rex(inst, 0, (reg), 0, (regp)); \
404                 *(inst)++ = (unsigned char)0x0f;        \
405                 *(inst)++ = (unsigned char)0x10;        \
406                 x86_regp_emit ((inst), (reg) & 0x7, (regp) & 0x7);      \
407         } while (0)
408
409 #define amd64_movss_regp_reg(inst,regp,reg)     \
410         do {    \
411                 *(inst)++ = (unsigned char)0xf3;        \
412                 amd64_emit_rex(inst, 0, (reg), 0, (regp)); \
413                 *(inst)++ = (unsigned char)0x0f;        \
414                 *(inst)++ = (unsigned char)0x11;        \
415                 x86_regp_emit ((inst), (reg) & 0x7, (regp) & 0x7);      \
416         } while (0)
417
418 #define amd64_movsd_reg_membase(inst,reg,basereg,disp)  \
419         do {    \
420                 *(inst)++ = (unsigned char)0xf2;        \
421                 amd64_emit_rex(inst, 0, (reg), 0, (basereg)); \
422                 *(inst)++ = (unsigned char)0x0f;        \
423                 *(inst)++ = (unsigned char)0x10;        \
424                 x86_membase_emit ((inst), (reg) & 0x7, (basereg) & 0x7, (disp));        \
425         } while (0)
426
427 #define amd64_movss_reg_membase(inst,reg,basereg,disp)  \
428         do {    \
429                 *(inst)++ = (unsigned char)0xf3;        \
430                 amd64_emit_rex(inst, 0, (reg), 0, (basereg)); \
431                 *(inst)++ = (unsigned char)0x0f;        \
432                 *(inst)++ = (unsigned char)0x10;        \
433                 x86_membase_emit ((inst), (reg) & 0x7, (basereg) & 0x7, (disp));        \
434         } while (0)
435
436 #define amd64_movsd_membase_reg(inst,basereg,disp,reg)  \
437         do {    \
438                 *(inst)++ = (unsigned char)0xf2;        \
439                 amd64_emit_rex(inst, 0, (reg), 0, (basereg)); \
440                 *(inst)++ = (unsigned char)0x0f;        \
441                 *(inst)++ = (unsigned char)0x11;        \
442                 x86_membase_emit ((inst), (reg) & 0x7, (basereg) & 0x7, (disp));        \
443         } while (0)
444
445 #define amd64_movss_membase_reg(inst,basereg,disp,reg)  \
446         do {    \
447                 *(inst)++ = (unsigned char)0xf3;        \
448                 amd64_emit_rex(inst, 0, (reg), 0, (basereg)); \
449                 *(inst)++ = (unsigned char)0x0f;        \
450                 *(inst)++ = (unsigned char)0x11;        \
451                 x86_membase_emit ((inst), (reg) & 0x7, (basereg) & 0x7, (disp));        \
452         } while (0)
453
454 /* The original inc_reg opcode is used as the REX prefix */
455 #define amd64_inc_reg_size(inst,reg,size) \
456     do { \
457             amd64_emit_rex ((inst),(size),0,0,(reg)); \
458         *(inst)++ = (unsigned char)0xff; \
459         x86_reg_emit ((inst),0,(reg) & 0x7); \
460     } while (0)
461
462 #define amd64_dec_reg_size(inst,reg,size) \
463     do { \
464             amd64_emit_rex ((inst),(size),0,0,(reg)); \
465         *(inst)++ = (unsigned char)0xff; \
466         x86_reg_emit ((inst),1,(reg) & 0x7); \
467     } while (0)
468
469 /* From the AMD64 Software Optimization Manual */
470 #define amd64_padding_size(inst,size) \
471     do { \
472             switch ((size)) {                                                             \
473         case 1: *(inst)++ = 0x90; break;                                                  \
474         case 2: *(inst)++ = 0x66; *(inst)++ = 0x90; break;                        \
475         case 3: *(inst)++ = 0x66; *(inst)++ = 0x66; *(inst)++ = 0x90; break; \
476                 default: amd64_emit_rex ((inst),8,0,0,0); x86_padding ((inst), (size) - 1); \
477                 }; \
478                 } while (0)
479
480 #define amd64_fld_membase_size(inst,basereg,disp,is_double,size) do { \
481         amd64_emit_rex ((inst),0,0,0,(basereg)); \
482     *(inst)++ = (is_double) ? (unsigned char)0xdd : (unsigned char)0xd9;        \
483         amd64_membase_emit ((inst), 0, (basereg), (disp));      \
484 } while (0)
485
486 #define amd64_call_membase_size(inst,basereg,disp,size) do { amd64_emit_rex ((inst),0,0,0,(basereg)); *(inst)++ = (unsigned char)0xff; amd64_membase_emit ((inst),2, (basereg),(disp)); } while (0)
487 #define amd64_jump_membase_size(inst,basereg,disp,size) do { amd64_emit_rex ((inst),0,0,0,(basereg)); *(inst)++ = (unsigned char)0xff; amd64_membase_emit ((inst), 4, (basereg), (disp)); } while (0)
488     
489 #define amd64_jump_code_size(inst,target,size) do { \
490         if (amd64_is_imm32 ((gint64)(target) - (gint64)(inst))) {               \
491                 x86_jump_code((inst),(target));                                                                 \
492         } else {                                                                                                                        \
493             amd64_jump_membase ((inst), AMD64_RIP, 0);                                                  \
494                 *(guint64*)(inst) = (guint64)(target);                                                  \
495                 (inst) += 8; \
496         } \
497 } while (0)
498
499 /*
500  * SSE
501  */
502
503 #define emit_opcode3(inst,op1,op2,op3) do { \
504    *(inst)++ = (unsigned char)(op1); \
505    *(inst)++ = (unsigned char)(op2); \
506    *(inst)++ = (unsigned char)(op3); \
507 } while (0)
508
509 #define emit_sse_reg_reg_size(inst,dreg,reg,op1,op2,op3,size) do { \
510     *(inst)++ = (unsigned char)(op1); \
511         amd64_emit_rex ((inst), size, (dreg), 0, (reg)); \
512     *(inst)++ = (unsigned char)(op2); \
513     *(inst)++ = (unsigned char)(op3); \
514     x86_reg_emit ((inst), (dreg), (reg)); \
515 } while (0)
516
517 #define emit_sse_reg_reg(inst,dreg,reg,op1,op2,op3) emit_sse_reg_reg_size ((inst), (dreg), (reg), (op1), (op2), (op3), 0)
518
519 #define emit_sse_membase_reg(inst,basereg,disp,reg,op1,op2,op3) do { \
520     *(inst)++ = (unsigned char)(op1); \
521     amd64_emit_rex ((inst), 0, (reg), 0, (basereg)); \
522     *(inst)++ = (unsigned char)(op2); \
523     *(inst)++ = (unsigned char)(op3); \
524     amd64_membase_emit ((inst), (reg), (basereg), (disp)); \
525 } while (0)
526
527 #define emit_sse_reg_membase(inst,dreg,basereg,disp,op1,op2,op3) do { \
528     *(inst)++ = (unsigned char)(op1); \
529     amd64_emit_rex ((inst), 0, (dreg), 0, (basereg) == AMD64_RIP ? 0 : (basereg)); \
530     *(inst)++ = (unsigned char)(op2); \
531     *(inst)++ = (unsigned char)(op3); \
532     amd64_membase_emit ((inst), (dreg), (basereg), (disp)); \
533 } while (0)
534
535 #define amd64_sse_xorpd_reg_reg(inst,dreg,reg) emit_sse_reg_reg ((inst),(dreg),(reg), 0x66, 0x0f, 0x57)
536
537 #define amd64_sse_xorpd_reg_membase(inst,dreg,basereg,disp) emit_sse_reg_membase ((inst),(dreg),(basereg), (disp), 0x66, 0x0f, 0x57)
538
539 #define amd64_sse_andpd_reg_membase(inst,dreg,basereg,disp) emit_sse_reg_membase ((inst),(dreg),(basereg), (disp), 0x66, 0x0f, 0x54)
540
541 #define amd64_sse_movsd_reg_reg(inst,dreg,reg) emit_sse_reg_reg ((inst), (dreg), (reg), 0xf2, 0x0f, 0x10)
542
543 #define amd64_sse_movsd_reg_membase(inst,dreg,basereg,disp) emit_sse_reg_membase ((inst), (dreg), (basereg), (disp), 0xf2, 0x0f, 0x10)
544
545 #define amd64_sse_movsd_membase_reg(inst,basereg,disp,reg) emit_sse_membase_reg ((inst), (basereg), (disp), (reg), 0xf2, 0x0f, 0x11)
546
547 #define amd64_sse_movss_membase_reg(inst,basereg,disp,reg) emit_sse_membase_reg ((inst), (basereg), (disp), (reg), 0xf3, 0x0f, 0x11)
548
549 #define amd64_sse_movss_reg_membase(inst,dreg,basereg,disp) emit_sse_reg_membase ((inst), (dreg), (basereg), (disp), 0xf3, 0x0f, 0x10)
550
551 #define amd64_sse_comisd_reg_reg(inst,dreg,reg) emit_sse_reg_reg ((inst),(dreg),(reg),0x66,0x0f,0x2f)
552
553 #define amd64_sse_comisd_reg_membase(inst,dreg,basereg,disp) emit_sse_reg_membase ((inst), (dreg), (basereg), (disp), 0x66, 0x0f, 0x2f)
554
555 #define amd64_sse_ucomisd_reg_reg(inst,dreg,reg) emit_sse_reg_reg ((inst),(dreg),(reg),0x66,0x0f,0x2e)
556
557 #define amd64_sse_cvtsd2si_reg_reg(inst,dreg,reg) emit_sse_reg_reg_size ((inst), (dreg), (reg), 0xf2, 0x0f, 0x2d, 8)
558
559 #define amd64_sse_cvttsd2si_reg_reg_size(inst,dreg,reg,size) emit_sse_reg_reg_size ((inst), (dreg), (reg), 0xf2, 0x0f, 0x2c, (size))
560
561 #define amd64_sse_cvttsd2si_reg_reg(inst,dreg,reg) amd64_sse_cvttsd2si_reg_reg_size ((inst), (dreg), (reg), 8)
562
563 #define amd64_sse_cvtsi2sd_reg_reg_size(inst,dreg,reg,size) emit_sse_reg_reg_size ((inst), (dreg), (reg), 0xf2, 0x0f, 0x2a, (size))
564
565 #define amd64_sse_cvtsi2sd_reg_reg(inst,dreg,reg) amd64_sse_cvtsi2sd_reg_reg_size ((inst), (dreg), (reg), 8)
566
567 #define amd64_sse_cvtsd2ss_reg_reg(inst,dreg,reg) emit_sse_reg_reg ((inst), (dreg), (reg), 0xf2, 0x0f, 0x5a)
568
569 #define amd64_sse_cvtss2sd_reg_reg(inst,dreg,reg) emit_sse_reg_reg ((inst), (dreg), (reg), 0xf3, 0x0f, 0x5a)
570
571 #define amd64_sse_addsd_reg_reg(inst,dreg,reg) emit_sse_reg_reg ((inst), (dreg), (reg), 0xf2, 0x0f, 0x58)
572
573 #define amd64_sse_subsd_reg_reg(inst,dreg,reg) emit_sse_reg_reg ((inst), (dreg), (reg), 0xf2, 0x0f, 0x5c)
574
575 #define amd64_sse_mulsd_reg_reg(inst,dreg,reg) emit_sse_reg_reg ((inst), (dreg), (reg), 0xf2, 0x0f, 0x59)
576
577 #define amd64_sse_divsd_reg_reg(inst,dreg,reg) emit_sse_reg_reg ((inst), (dreg), (reg), 0xf2, 0x0f, 0x5e)
578
579 /* Generated from x86-codegen.h */
580
581 #define amd64_breakpoint_size(inst,size) do { x86_breakpoint(inst); } while (0)
582 #define amd64_cld_size(inst,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_cld(inst); } while (0)
583 #define amd64_stosb_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_stosb(inst); } while (0)
584 #define amd64_stosl_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_stosl(inst); } while (0)
585 #define amd64_stosd_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_stosd(inst); } while (0)
586 #define amd64_movsb_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_movsb(inst); } while (0)
587 #define amd64_movsl_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_movsl(inst); } while (0)
588 #define amd64_movsd_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_movsd(inst); } while (0)
589 #define amd64_prefix_size(inst,p,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_prefix((inst), p); } while (0)
590 #define amd64_rdtsc_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_rdtsc(inst); } while (0)
591 #define amd64_cmpxchg_reg_reg_size(inst,dreg,reg,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(reg)); x86_cmpxchg_reg_reg((inst),((dreg)&0x7),((reg)&0x7)); } while (0)
592 #define amd64_cmpxchg_mem_reg_size(inst,mem,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_cmpxchg_mem_reg((inst),(mem),((reg)&0x7)); } while (0)
593 #define amd64_cmpxchg_membase_reg_size(inst,basereg,disp,reg,size) do { amd64_emit_rex ((inst),(size),(reg),0,(basereg)); x86_cmpxchg_membase_reg((inst),((basereg)&0x7),(disp),((reg)&0x7)); } while (0)
594 #define amd64_xchg_reg_reg_size(inst,dreg,reg,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(reg)); x86_xchg_reg_reg((inst),((dreg)&0x7),((reg)&0x7),(size) == 8 ? 4 : (size)); } while (0)
595 #define amd64_xchg_mem_reg_size(inst,mem,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_xchg_mem_reg((inst),(mem),((reg)&0x7),(size) == 8 ? 4 : (size)); } while (0)
596 #define amd64_xchg_membase_reg_size(inst,basereg,disp,reg,size) do { amd64_emit_rex ((inst),(size),(reg),0,(basereg)); x86_xchg_membase_reg((inst),((basereg)&0x7),(disp),((reg)&0x7),(size) == 8 ? 4 : (size)); } while (0)
597 #define amd64_inc_mem_size(inst,mem,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_inc_mem((inst),(mem)); } while (0)
598 #define amd64_inc_membase_size(inst,basereg,disp,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_inc_membase((inst),((basereg)&0x7),(disp)); } while (0)
599 //#define amd64_inc_reg_size(inst,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_inc_reg((inst),((reg)&0x7)); } while (0)
600 #define amd64_dec_mem_size(inst,mem,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_dec_mem((inst),(mem)); } while (0)
601 #define amd64_dec_membase_size(inst,basereg,disp,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_dec_membase((inst),((basereg)&0x7),(disp)); } while (0)
602 //#define amd64_dec_reg_size(inst,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_dec_reg((inst),((reg)&0x7)); } while (0)
603 #define amd64_not_mem_size(inst,mem,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_not_mem((inst),(mem)); } while (0)
604 #define amd64_not_membase_size(inst,basereg,disp,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_not_membase((inst),((basereg)&0x7),(disp)); } while (0)
605 #define amd64_not_reg_size(inst,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_not_reg((inst),((reg)&0x7)); } while (0)
606 #define amd64_neg_mem_size(inst,mem,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_neg_mem((inst),(mem)); } while (0)
607 #define amd64_neg_membase_size(inst,basereg,disp,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_neg_membase((inst),((basereg)&0x7),(disp)); } while (0)
608 #define amd64_neg_reg_size(inst,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_neg_reg((inst),((reg)&0x7)); } while (0)
609 #define amd64_nop_size(inst,size) do { x86_nop(inst); } while (0)
610 //#define amd64_alu_reg_imm_size(inst,opc,reg,imm,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_alu_reg_imm((inst),(opc),((reg)&0x7),(imm)); } while (0)
611 #define amd64_alu_mem_imm_size(inst,opc,mem,imm,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_alu_mem_imm((inst),(opc),(mem),(imm)); } while (0)
612 #define amd64_alu_membase_imm_size(inst,opc,basereg,disp,imm,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_alu_membase_imm((inst),(opc),((basereg)&0x7),(disp),(imm)); } while (0)
613 #define amd64_alu_membase8_imm_size(inst,opc,basereg,disp,imm,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_alu_membase8_imm((inst),(opc),((basereg)&0x7),(disp),(imm)); } while (0)     
614 #define amd64_alu_mem_reg_size(inst,opc,mem,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_alu_mem_reg((inst),(opc),(mem),((reg)&0x7)); } while (0)
615 #define amd64_alu_membase_reg_size(inst,opc,basereg,disp,reg,size) do { amd64_emit_rex ((inst),(size),(reg),0,(basereg)); x86_alu_membase_reg((inst),(opc),((basereg)&0x7),(disp),((reg)&0x7)); } while (0)
616 //#define amd64_alu_reg_reg_size(inst,opc,dreg,reg,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(reg)); x86_alu_reg_reg((inst),(opc),((dreg)&0x7),((reg)&0x7)); } while (0)
617 #define amd64_alu_reg8_reg8_size(inst,opc,dreg,reg,is_dreg_h,is_reg_h,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(reg)); x86_alu_reg8_reg8((inst),(opc),((dreg)&0x7),((reg)&0x7),(is_dreg_h),(is_reg_h)); } while (0)
618 #define amd64_alu_reg_mem_size(inst,opc,reg,mem,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_alu_reg_mem((inst),(opc),((reg)&0x7),(mem)); } while (0)
619 #define amd64_alu_reg_membase_size(inst,opc,reg,basereg,disp,size) do { amd64_emit_rex ((inst),(size),(reg),0,(basereg)); x86_alu_reg_membase((inst),(opc),((reg)&0x7),((basereg)&0x7),(disp)); } while (0)
620 #define amd64_test_reg_imm_size(inst,reg,imm,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_test_reg_imm((inst),((reg)&0x7),(imm)); } while (0)
621 #define amd64_test_mem_imm_size(inst,mem,imm,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_test_mem_imm((inst),(mem),(imm)); } while (0)
622 #define amd64_test_membase_imm_size(inst,basereg,disp,imm,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_test_membase_imm((inst),((basereg)&0x7),(disp),(imm)); } while (0)
623 #define amd64_test_reg_reg_size(inst,dreg,reg,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(reg)); x86_test_reg_reg((inst),((dreg)&0x7),((reg)&0x7)); } while (0)
624 #define amd64_test_mem_reg_size(inst,mem,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_test_mem_reg((inst),(mem),((reg)&0x7)); } while (0)
625 #define amd64_test_membase_reg_size(inst,basereg,disp,reg,size) do { amd64_emit_rex ((inst),(size),(reg),0,(basereg)); x86_test_membase_reg((inst),((basereg)&0x7),(disp),((reg)&0x7)); } while (0)
626 #define amd64_shift_reg_imm_size(inst,opc,reg,imm,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_shift_reg_imm((inst),(opc),((reg)&0x7),(imm)); } while (0)
627 #define amd64_shift_mem_imm_size(inst,opc,mem,imm,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_shift_mem_imm((inst),(opc),(mem),(imm)); } while (0)
628 #define amd64_shift_membase_imm_size(inst,opc,basereg,disp,imm,size) do { amd64_emit_rex ((inst),(size),(reg),0,(basereg)); x86_shift_membase_imm((inst),(opc),((basereg)&0x7),(disp),(imm)); } while (0)
629 #define amd64_shift_reg_size(inst,opc,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_shift_reg((inst),(opc),((reg)&0x7)); } while (0)
630 #define amd64_shift_mem_size(inst,opc,mem,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_shift_mem((inst),(opc),(mem)); } while (0)
631 #define amd64_shift_membase_size(inst,opc,basereg,disp,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_shift_membase((inst),(opc),((basereg)&0x7),(disp)); } while (0)
632 #define amd64_shrd_reg_size(inst,dreg,reg,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(reg)); x86_shrd_reg((inst),((dreg)&0x7),((reg)&0x7)); } while (0)
633 #define amd64_shrd_reg_imm_size(inst,dreg,reg,shamt,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(reg)); x86_shrd_reg_imm((inst),((dreg)&0x7),((reg)&0x7),(shamt)); } while (0)
634 #define amd64_shld_reg_size(inst,dreg,reg,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(reg)); x86_shld_reg((inst),((dreg)&0x7),((reg)&0x7)); } while (0)
635 #define amd64_shld_reg_imm_size(inst,dreg,reg,shamt,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(reg)); x86_shld_reg_imm((inst),((dreg)&0x7),((reg)&0x7),(shamt)); } while (0)
636 #define amd64_mul_reg_size(inst,reg,is_signed,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_mul_reg((inst),((reg)&0x7),(is_signed)); } while (0)
637 #define amd64_mul_mem_size(inst,mem,is_signed,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_mul_mem((inst),(mem),(is_signed)); } while (0)
638 #define amd64_mul_membase_size(inst,basereg,disp,is_signed,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_mul_membase((inst),((basereg)&0x7),(disp),(is_signed)); } while (0)
639 #define amd64_imul_reg_reg_size(inst,dreg,reg,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(reg)); x86_imul_reg_reg((inst),((dreg)&0x7),((reg)&0x7)); } while (0)
640 #define amd64_imul_reg_mem_size(inst,reg,mem,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_imul_reg_mem((inst),((reg)&0x7),(mem)); } while (0)
641 #define amd64_imul_reg_membase_size(inst,reg,basereg,disp,size) do { amd64_emit_rex ((inst),(size),(reg),0,(basereg)); x86_imul_reg_membase((inst),((reg)&0x7),((basereg)&0x7),(disp)); } while (0)
642 #define amd64_imul_reg_reg_imm_size(inst,dreg,reg,imm,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(reg)); x86_imul_reg_reg_imm((inst),((dreg)&0x7),((reg)&0x7),(imm)); } while (0)
643 #define amd64_imul_reg_mem_imm_size(inst,reg,mem,imm,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_imul_reg_mem_imm((inst),((reg)&0x7),(mem),(imm)); } while (0)
644 #define amd64_imul_reg_membase_imm_size(inst,reg,basereg,disp,imm,size) do { amd64_emit_rex ((inst),(size),(reg),0,(basereg)); x86_imul_reg_membase_imm((inst),((reg)&0x7),((basereg)&0x7),(disp),(imm)); } while (0)
645 #define amd64_div_reg_size(inst,reg,is_signed,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_div_reg((inst),((reg)&0x7),(is_signed)); } while (0)
646 #define amd64_div_mem_size(inst,mem,is_signed,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_div_mem((inst),(mem),(is_signed)); } while (0)
647 #define amd64_div_membase_size(inst,basereg,disp,is_signed,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_div_membase((inst),((basereg)&0x7),(disp),(is_signed)); } while (0)
648 #define amd64_mov_mem_reg_size(inst,mem,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_mov_mem_reg((inst),(mem),((reg)&0x7),(size) == 8 ? 4 : (size)); } while (0)
649 //#define amd64_mov_regp_reg_size(inst,regp,reg,size) do { amd64_emit_rex ((inst),(size),(regp),0,(reg)); x86_mov_regp_reg((inst),(regp),((reg)&0x7),(size) == 8 ? 4 : (size)); } while (0)
650 //#define amd64_mov_membase_reg_size(inst,basereg,disp,reg,size) do { amd64_emit_rex ((inst),(size),(reg),0,(basereg)); x86_mov_membase_reg((inst),((basereg)&0x7),(disp),((reg)&0x7),(size) == 8 ? 4 : (size)); } while (0)
651 #define amd64_mov_memindex_reg_size(inst,basereg,disp,indexreg,shift,reg,size) do { amd64_emit_rex ((inst),(size),(reg),(indexreg),(basereg)); x86_mov_memindex_reg((inst),((basereg)&0x7),(disp),((indexreg)&0x7),(shift),((reg)&0x7),(size) == 8 ? 4 : (size)); } while (0)
652 #define amd64_mov_reg_reg_size(inst,dreg,reg,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(reg)); x86_mov_reg_reg((inst),((dreg)&0x7),((reg)&0x7),(size) == 8 ? 4 : (size)); } while (0)
653 //#define amd64_mov_reg_mem_size(inst,reg,mem,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_mov_reg_mem((inst),((reg)&0x7),(mem),(size) == 8 ? 4 : (size)); } while (0)
654 //#define amd64_mov_reg_membase_size(inst,reg,basereg,disp,size) do { amd64_emit_rex ((inst),(size),(reg),0,(basereg)); x86_mov_reg_membase((inst),((reg)&0x7),((basereg)&0x7),(disp),(size) == 8 ? 4 : (size)); } while (0)
655 #define amd64_mov_reg_memindex_size(inst,reg,basereg,disp,indexreg,shift,size) do { amd64_emit_rex ((inst),(size),(reg),(indexreg),(basereg)); x86_mov_reg_memindex((inst),((reg)&0x7),((basereg)&0x7),(disp),((indexreg)&0x7),(shift),(size) == 8 ? 4 : (size)); } while (0)
656 #define amd64_clear_reg_size(inst,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_clear_reg((inst),((reg)&0x7)); } while (0)
657 //#define amd64_mov_reg_imm_size(inst,reg,imm,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_mov_reg_imm((inst),((reg)&0x7),(imm)); } while (0)
658 #define amd64_mov_mem_imm_size(inst,mem,imm,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_mov_mem_imm((inst),(mem),(imm),(size) == 8 ? 4 : (size)); } while (0)
659 //#define amd64_mov_membase_imm_size(inst,basereg,disp,imm,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_mov_membase_imm((inst),((basereg)&0x7),(disp),(imm),(size) == 8 ? 4 : (size)); } while (0)
660 #define amd64_mov_memindex_imm_size(inst,basereg,disp,indexreg,shift,imm,size) do { amd64_emit_rex ((inst),(size),0,(indexreg),(basereg)); x86_mov_memindex_imm((inst),((basereg)&0x7),(disp),((indexreg)&0x7),(shift),(imm),(size) == 8 ? 4 : (size)); } while (0)
661 #define amd64_lea_mem_size(inst,reg,mem,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_lea_mem((inst),((reg)&0x7),(mem)); } while (0)
662 //#define amd64_lea_membase_size(inst,reg,basereg,disp,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_lea_membase((inst),((reg)&0x7),((basereg)&0x7),(disp)); } while (0)
663 #define amd64_lea_memindex_size(inst,reg,basereg,disp,indexreg,shift,size) do { amd64_emit_rex ((inst),(size),(reg),(indexreg),(basereg)); x86_lea_memindex((inst),((reg)&0x7),((basereg)&0x7),(disp),((indexreg)&0x7),(shift)); } while (0)
664 #define amd64_widen_reg_size(inst,dreg,reg,is_signed,is_half,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(reg)); x86_widen_reg((inst),((dreg)&0x7),((reg)&0x7),(is_signed),(is_half)); } while (0)
665 #define amd64_widen_mem_size(inst,dreg,mem,is_signed,is_half,size) do { amd64_emit_rex ((inst),(size),(dreg),0,0); x86_widen_mem((inst),((dreg)&0x7),(mem),(is_signed),(is_half)); } while (0)
666 #define amd64_widen_membase_size(inst,dreg,basereg,disp,is_signed,is_half,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(basereg)); x86_widen_membase((inst),((dreg)&0x7),((basereg)&0x7),(disp),(is_signed),(is_half)); } while (0)
667 #define amd64_widen_memindex_size(inst,dreg,basereg,disp,indexreg,shift,is_signed,is_half,size) do { amd64_emit_rex ((inst),(size),(dreg),(indexreg),(basereg)); x86_widen_memindex((inst),((dreg)&0x7),((basereg)&0x7),(disp),((indexreg)&0x7),(shift),(is_signed),(is_half)); } while (0)
668 #define amd64_cdq_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_cdq(inst); } while (0)
669 #define amd64_wait_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_wait(inst); } while (0)
670 #define amd64_fp_op_mem_size(inst,opc,mem,is_double,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fp_op_mem((inst),(opc),(mem),(is_double)); } while (0)
671 #define amd64_fp_op_membase_size(inst,opc,basereg,disp,is_double,size) do { amd64_emit_rex ((inst),0,0,0,(basereg)); x86_fp_op_membase((inst),(opc),((basereg)&0x7),(disp),(is_double)); } while (0)
672 #define amd64_fp_op_size(inst,opc,index,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fp_op((inst),(opc),(index)); } while (0)
673 #define amd64_fp_op_reg_size(inst,opc,index,pop_stack,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fp_op_reg((inst),(opc),(index),(pop_stack)); } while (0)
674 #define amd64_fp_int_op_membase_size(inst,opc,basereg,disp,is_int,size) do { amd64_emit_rex ((inst),0,0,0,(basereg)); x86_fp_int_op_membase((inst),(opc),((basereg)&0x7),(disp),(is_int)); } while (0)
675 #define amd64_fstp_size(inst,index,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fstp((inst),(index)); } while (0)
676 #define amd64_fcompp_size(inst,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fcompp(inst); } while (0)
677 #define amd64_fucompp_size(inst,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fucompp(inst); } while (0)
678 #define amd64_fnstsw_size(inst,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fnstsw(inst); } while (0)
679 #define amd64_fnstcw_size(inst,mem,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fnstcw((inst),(mem)); } while (0)
680 #define amd64_fnstcw_membase_size(inst,basereg,disp,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_fnstcw_membase((inst),((basereg)&0x7),(disp)); } while (0)
681 #define amd64_fldcw_size(inst,mem,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fldcw((inst),(mem)); } while (0)
682 #define amd64_fldcw_membase_size(inst,basereg,disp,size) do { amd64_emit_rex ((inst),0,0,0,(basereg)); x86_fldcw_membase((inst),((basereg)&0x7),(disp)); } while (0)
683 #define amd64_fchs_size(inst,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fchs(inst); } while (0)
684 #define amd64_frem_size(inst,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_frem(inst); } while (0)
685 #define amd64_fxch_size(inst,index,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fxch((inst),(index)); } while (0)
686 #define amd64_fcomi_size(inst,index,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fcomi((inst),(index)); } while (0)
687 #define amd64_fcomip_size(inst,index,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fcomip((inst),(index)); } while (0)
688 #define amd64_fucomi_size(inst,index,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fucomi((inst),(index)); } while (0)
689 #define amd64_fucomip_size(inst,index,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fucomip((inst),(index)); } while (0)
690 #define amd64_fld_size(inst,mem,is_double,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fld((inst),(mem),(is_double)); } while (0)
691 //#define amd64_fld_membase_size(inst,basereg,disp,is_double,size) do { amd64_emit_rex ((inst),0,0,0,(basereg)); x86_fld_membase((inst),((basereg)&0x7),(disp),(is_double)); } while (0)
692 #define amd64_fld80_mem_size(inst,mem,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fld80_mem((inst),(mem)); } while (0)
693 #define amd64_fld80_membase_size(inst,basereg,disp,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_fld80_membase((inst),((basereg)&0x7),(disp)); } while (0)
694 #define amd64_fild_size(inst,mem,is_long,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fild((inst),(mem),(is_long)); } while (0)
695 #define amd64_fild_membase_size(inst,basereg,disp,is_long,size) do { amd64_emit_rex ((inst),0,0,0,(basereg)); x86_fild_membase((inst),((basereg)&0x7),(disp),(is_long)); } while (0)
696 #define amd64_fld_reg_size(inst,index,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fld_reg((inst),(index)); } while (0)
697 #define amd64_fldz_size(inst,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fldz(inst); } while (0)
698 #define amd64_fld1_size(inst,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fld1(inst); } while (0)
699 #define amd64_fldpi_size(inst,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fldpi(inst); } while (0)
700 #define amd64_fst_size(inst,mem,is_double,pop_stack,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fst((inst),(mem),(is_double),(pop_stack)); } while (0)
701 #define amd64_fst_membase_size(inst,basereg,disp,is_double,pop_stack,size) do { amd64_emit_rex ((inst),0,0,0,(basereg)); x86_fst_membase((inst),((basereg)&0x7),(disp),(is_double),(pop_stack)); } while (0)
702 #define amd64_fst80_mem_size(inst,mem,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fst80_mem((inst),(mem)); } while (0)
703 #define amd64_fst80_membase_size(inst,basereg,disp,size) do { amd64_emit_rex ((inst),0,0,0,(basereg)); x86_fst80_membase((inst),((basereg)&0x7),(disp)); } while (0)
704 #define amd64_fist_pop_size(inst,mem,is_long,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_fist_pop((inst),(mem),(is_long)); } while (0)
705 #define amd64_fist_pop_membase_size(inst,basereg,disp,is_long,size) do { amd64_emit_rex ((inst),0,0,0,(basereg)); x86_fist_pop_membase((inst),((basereg)&0x7),(disp),(is_long)); } while (0)
706 #define amd64_fstsw_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_fstsw(inst); } while (0)
707 #define amd64_fist_membase_size(inst,basereg,disp,is_int,size) do { amd64_emit_rex ((inst),0,0,0,(basereg)); x86_fist_membase((inst),((basereg)&0x7),(disp),(is_int)); } while (0)
708 //#define amd64_push_reg_size(inst,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_push_reg((inst),((reg)&0x7)); } while (0)
709 #define amd64_push_regp_size(inst,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_push_regp((inst),((reg)&0x7)); } while (0)
710 #define amd64_push_mem_size(inst,mem,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_push_mem((inst),(mem)); } while (0)
711 //#define amd64_push_membase_size(inst,basereg,disp,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_push_membase((inst),((basereg)&0x7),(disp)); } while (0)
712 #define amd64_push_memindex_size(inst,basereg,disp,indexreg,shift,size) do { amd64_emit_rex ((inst),(size),0,(indexreg),(basereg)); x86_push_memindex((inst),((basereg)&0x7),(disp),((indexreg)&0x7),(shift)); } while (0)
713 #define amd64_push_imm_size(inst,imm,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_push_imm((inst),(imm)); } while (0)
714 //#define amd64_pop_reg_size(inst,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_pop_reg((inst),((reg)&0x7)); } while (0)
715 #define amd64_pop_mem_size(inst,mem,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_pop_mem((inst),(mem)); } while (0)
716 #define amd64_pop_membase_size(inst,basereg,disp,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_pop_membase((inst),((basereg)&0x7),(disp)); } while (0)
717 #define amd64_pushad_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_pushad(inst); } while (0)
718 #define amd64_pushfd_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_pushfd(inst); } while (0)
719 #define amd64_popad_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_popad(inst); } while (0)
720 #define amd64_popfd_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_popfd(inst); } while (0)
721 #define amd64_loop_size(inst,imm,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_loop((inst),(imm)); } while (0)
722 #define amd64_loope_size(inst,imm,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_loope((inst),(imm)); } while (0)
723 #define amd64_loopne_size(inst,imm,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_loopne((inst),(imm)); } while (0)
724 #define amd64_jump32_size(inst,imm,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_jump32((inst),(imm)); } while (0)
725 #define amd64_jump8_size(inst,imm,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_jump8((inst),(imm)); } while (0)
726 #define amd64_jump_reg_size(inst,reg,size) do { amd64_emit_rex ((inst),0,0,0,(reg)); x86_jump_reg((inst),((reg)&0x7)); } while (0)
727 #define amd64_jump_mem_size(inst,mem,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_jump_mem((inst),(mem)); } while (0)
728 #define amd64_jump_disp_size(inst,disp,size) do { amd64_emit_rex ((inst),0,0,0,0); x86_jump_disp((inst),(disp)); } while (0)
729 #define amd64_branch8_size(inst,cond,imm,is_signed,size) do { x86_branch8((inst),(cond),(imm),(is_signed)); } while (0)
730 #define amd64_branch32_size(inst,cond,imm,is_signed,size) do { x86_branch32((inst),(cond),(imm),(is_signed)); } while (0)
731 #define amd64_branch_size(inst,cond,target,is_signed,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_branch((inst),(cond),(target),(is_signed)); } while (0)
732 #define amd64_branch_disp_size(inst,cond,disp,is_signed,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_branch_disp((inst),(cond),(disp),(is_signed)); } while (0)
733 #define amd64_set_reg_size(inst,cond,reg,is_signed,size) do { amd64_emit_rex((inst),1,0,0,(reg)); x86_set_reg((inst),(cond),((reg)&0x7),(is_signed)); } while (0)
734 #define amd64_set_mem_size(inst,cond,mem,is_signed,size) do { x86_set_mem((inst),(cond),(mem),(is_signed)); } while (0)
735 #define amd64_set_membase_size(inst,cond,basereg,disp,is_signed,size) do { amd64_emit_rex ((inst),0,0,0,(basereg)); x86_set_membase((inst),(cond),((basereg)&0x7),(disp),(is_signed)); } while (0)
736 #define amd64_call_imm_size(inst,disp,size) do { x86_call_imm((inst),(disp)); } while (0)
737 //#define amd64_call_reg_size(inst,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_call_reg((inst),((reg)&0x7)); } while (0)
738 #define amd64_call_mem_size(inst,mem,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_call_mem((inst),(mem)); } while (0)
739 #define amd64_call_code_size(inst,target,size) do { x86_call_code((inst),(target)); } while (0)
740 //#define amd64_ret_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_ret(inst); } while (0)
741 #define amd64_ret_imm_size(inst,imm,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_ret_imm((inst),(imm)); } while (0)
742 #define amd64_cmov_reg_size(inst,cond,is_signed,dreg,reg,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(reg)); x86_cmov_reg((inst),(cond),(is_signed),((dreg)&0x7),((reg)&0x7)); } while (0)
743 #define amd64_cmov_mem_size(inst,cond,is_signed,reg,mem,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_cmov_mem((inst),(cond),(is_signed),((reg)&0x7),(mem)); } while (0)
744 #define amd64_cmov_membase_size(inst,cond,is_signed,reg,basereg,disp,size) do { amd64_emit_rex ((inst),(size),0,0,(basereg)); x86_cmov_membase((inst),(cond),(is_signed),((reg)&0x7),((basereg)&0x7),(disp)); } while (0)
745 #define amd64_enter_size(inst,framesize) do { amd64_emit_rex ((inst),(size),0,0,0); x86_enter((inst),(framesize)); } while (0)
746 //#define amd64_leave_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_leave(inst); } while (0)
747 #define amd64_sahf_size(inst,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_sahf(inst); } while (0)
748 #define amd64_fsin_size(inst,size) do { x86_fsin(inst); } while (0)
749 #define amd64_fcos_size(inst,size) do { x86_fcos(inst); } while (0)
750 #define amd64_fabs_size(inst,size) do { x86_fabs(inst); } while (0)
751 #define amd64_ftst_size(inst,size) do { x86_ftst(inst); } while (0)
752 #define amd64_fxam_size(inst,size) do { x86_fxam(inst); } while (0)
753 #define amd64_fpatan_size(inst,size) do { x86_fpatan(inst); } while (0)
754 #define amd64_fprem_size(inst,size) do { x86_fprem(inst); } while (0)
755 #define amd64_fprem1_size(inst,size) do { x86_fprem1(inst); } while (0)
756 #define amd64_frndint_size(inst,size) do { x86_frndint(inst); } while (0)
757 #define amd64_fsqrt_size(inst,size) do { x86_fsqrt(inst); } while (0)
758 #define amd64_fptan_size(inst,size) do { x86_fptan(inst); } while (0)
759 //#define amd64_padding_size(inst,size) do { x86_padding((inst),(size)); } while (0)
760 #define amd64_prolog_size(inst,frame_size,reg_mask,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_prolog((inst),(frame_size),(reg_mask)); } while (0)
761 #define amd64_epilog_size(inst,reg_mask,size) do { amd64_emit_rex ((inst),(size),0,0,0); x86_epilog((inst),(reg_mask)); } while (0)
762 #define amd64_xadd_reg_reg_size(inst,dreg,reg,size) do { amd64_emit_rex ((inst),(size),(dreg),0,(reg)); x86_xadd_reg_reg ((inst), (dreg), (reg), (size)); } while (0)
763 #define amd64_xadd_mem_reg_size(inst,mem,reg,size) do { amd64_emit_rex ((inst),(size),0,0,(reg)); x86_xadd_mem_reg((inst),(mem),((reg)&0x7), (size)); } while (0)
764 #define amd64_xadd_membase_reg_size(inst,basereg,disp,reg,size) do { amd64_emit_rex ((inst),(size),(reg),0,(basereg)); x86_xadd_membase_reg((inst),((basereg)&0x7),(disp),((reg)&0x7),(size)); } while (0)
765
766
767
768
769 #define amd64_breakpoint(inst) amd64_breakpoint_size(inst,8)
770 #define amd64_cld(inst) amd64_cld_size(inst,8)
771 #define amd64_stosb(inst) amd64_stosb_size(inst,8)
772 #define amd64_stosl(inst) amd64_stosl_size(inst,8)
773 #define amd64_stosd(inst) amd64_stosd_size(inst,8)
774 #define amd64_movsb(inst) amd64_movsb_size(inst,8)
775 #define amd64_movsl(inst) amd64_movsl_size(inst,8)
776 #define amd64_movsd(inst) amd64_movsd_size(inst,8)
777 #define amd64_prefix(inst,p) amd64_prefix_size(inst,p,8)
778 #define amd64_rdtsc(inst) amd64_rdtsc_size(inst,8)
779 #define amd64_cmpxchg_reg_reg(inst,dreg,reg) amd64_cmpxchg_reg_reg_size(inst,dreg,reg,8)
780 #define amd64_cmpxchg_mem_reg(inst,mem,reg) amd64_cmpxchg_mem_reg_size(inst,mem,reg,8)
781 #define amd64_cmpxchg_membase_reg(inst,basereg,disp,reg) amd64_cmpxchg_membase_reg_size(inst,basereg,disp,reg,8)
782 #define amd64_xchg_reg_reg(inst,dreg,reg,size) amd64_xchg_reg_reg_size(inst,dreg,reg,size)
783 #define amd64_xchg_mem_reg(inst,mem,reg,size) amd64_xchg_mem_reg_size(inst,mem,reg,size)
784 #define amd64_xchg_membase_reg(inst,basereg,disp,reg,size) amd64_xchg_membase_reg_size(inst,basereg,disp,reg,size)
785 #define amd64_xadd_reg_reg(inst,dreg,reg,size) amd64_xadd_reg_reg_size(inst,dreg,reg,size)
786 #define amd64_xadd_mem_reg(inst,mem,reg,size) amd64_xadd_mem_reg_size(inst,mem,reg,size)
787 #define amd64_xadd_membase_reg(inst,basereg,disp,reg,size) amd64_xadd_membase_reg_size(inst,basereg,disp,reg,size)
788 #define amd64_inc_mem(inst,mem) amd64_inc_mem_size(inst,mem,8)
789 #define amd64_inc_membase(inst,basereg,disp) amd64_inc_membase_size(inst,basereg,disp,8)
790 #define amd64_inc_reg(inst,reg) amd64_inc_reg_size(inst,reg,8)
791 #define amd64_dec_mem(inst,mem) amd64_dec_mem_size(inst,mem,8)
792 #define amd64_dec_membase(inst,basereg,disp) amd64_dec_membase_size(inst,basereg,disp,8)
793 #define amd64_dec_reg(inst,reg) amd64_dec_reg_size(inst,reg,8)
794 #define amd64_not_mem(inst,mem) amd64_not_mem_size(inst,mem,8)
795 #define amd64_not_membase(inst,basereg,disp) amd64_not_membase_size(inst,basereg,disp,8)
796 #define amd64_not_reg(inst,reg) amd64_not_reg_size(inst,reg,8)
797 #define amd64_neg_mem(inst,mem) amd64_neg_mem_size(inst,mem,8)
798 #define amd64_neg_membase(inst,basereg,disp) amd64_neg_membase_size(inst,basereg,disp,8)
799 #define amd64_neg_reg(inst,reg) amd64_neg_reg_size(inst,reg,8)
800 #define amd64_nop(inst) amd64_nop_size(inst,8)
801 //#define amd64_alu_reg_imm(inst,opc,reg,imm) amd64_alu_reg_imm_size(inst,opc,reg,imm,8)
802 #define amd64_alu_mem_imm(inst,opc,mem,imm) amd64_alu_mem_imm_size(inst,opc,mem,imm,8)
803 #define amd64_alu_membase_imm(inst,opc,basereg,disp,imm) amd64_alu_membase_imm_size(inst,opc,basereg,disp,imm,8)
804 #define amd64_alu_mem_reg(inst,opc,mem,reg) amd64_alu_mem_reg_size(inst,opc,mem,reg,8)
805 #define amd64_alu_membase_reg(inst,opc,basereg,disp,reg) amd64_alu_membase_reg_size(inst,opc,basereg,disp,reg,8)
806 //#define amd64_alu_reg_reg(inst,opc,dreg,reg) amd64_alu_reg_reg_size(inst,opc,dreg,reg,8)
807 #define amd64_alu_reg8_reg8(inst,opc,dreg,reg,is_dreg_h,is_reg_h) amd64_alu_reg8_reg8_size(inst,opc,dreg,reg,is_dreg_h,is_reg_h,8)
808 #define amd64_alu_reg_mem(inst,opc,reg,mem) amd64_alu_reg_mem_size(inst,opc,reg,mem,8)
809 #define amd64_alu_reg_membase(inst,opc,reg,basereg,disp) amd64_alu_reg_membase_size(inst,opc,reg,basereg,disp,8)
810 #define amd64_test_reg_imm(inst,reg,imm) amd64_test_reg_imm_size(inst,reg,imm,8)
811 #define amd64_test_mem_imm(inst,mem,imm) amd64_test_mem_imm_size(inst,mem,imm,8)
812 #define amd64_test_membase_imm(inst,basereg,disp,imm) amd64_test_membase_imm_size(inst,basereg,disp,imm,8)
813 #define amd64_test_reg_reg(inst,dreg,reg) amd64_test_reg_reg_size(inst,dreg,reg,8)
814 #define amd64_test_mem_reg(inst,mem,reg) amd64_test_mem_reg_size(inst,mem,reg,8)
815 #define amd64_test_membase_reg(inst,basereg,disp,reg) amd64_test_membase_reg_size(inst,basereg,disp,reg,8)
816 #define amd64_shift_reg_imm(inst,opc,reg,imm) amd64_shift_reg_imm_size(inst,opc,reg,imm,8)
817 #define amd64_shift_mem_imm(inst,opc,mem,imm) amd64_shift_mem_imm_size(inst,opc,mem,imm,8)
818 #define amd64_shift_membase_imm(inst,opc,basereg,disp,imm) amd64_shift_membase_imm_size(inst,opc,basereg,disp,imm,8)
819 #define amd64_shift_reg(inst,opc,reg) amd64_shift_reg_size(inst,opc,reg,8)
820 #define amd64_shift_mem(inst,opc,mem) amd64_shift_mem_size(inst,opc,mem,8)
821 #define amd64_shift_membase(inst,opc,basereg,disp) amd64_shift_membase_size(inst,opc,basereg,disp,8)
822 #define amd64_shrd_reg(inst,dreg,reg) amd64_shrd_reg_size(inst,dreg,reg,8)
823 #define amd64_shrd_reg_imm(inst,dreg,reg,shamt) amd64_shrd_reg_imm_size(inst,dreg,reg,shamt,8)
824 #define amd64_shld_reg(inst,dreg,reg) amd64_shld_reg_size(inst,dreg,reg,8)
825 #define amd64_shld_reg_imm(inst,dreg,reg,shamt) amd64_shld_reg_imm_size(inst,dreg,reg,shamt,8)
826 #define amd64_mul_reg(inst,reg,is_signed) amd64_mul_reg_size(inst,reg,is_signed,8)
827 #define amd64_mul_mem(inst,mem,is_signed) amd64_mul_mem_size(inst,mem,is_signed,8)
828 #define amd64_mul_membase(inst,basereg,disp,is_signed) amd64_mul_membase_size(inst,basereg,disp,is_signed,8)
829 #define amd64_imul_reg_reg(inst,dreg,reg) amd64_imul_reg_reg_size(inst,dreg,reg,8)
830 #define amd64_imul_reg_mem(inst,reg,mem) amd64_imul_reg_mem_size(inst,reg,mem,8)
831 #define amd64_imul_reg_membase(inst,reg,basereg,disp) amd64_imul_reg_membase_size(inst,reg,basereg,disp,8)
832 #define amd64_imul_reg_reg_imm(inst,dreg,reg,imm) amd64_imul_reg_reg_imm_size(inst,dreg,reg,imm,8)
833 #define amd64_imul_reg_mem_imm(inst,reg,mem,imm) amd64_imul_reg_mem_imm_size(inst,reg,mem,imm,8)
834 #define amd64_imul_reg_membase_imm(inst,reg,basereg,disp,imm) amd64_imul_reg_membase_imm_size(inst,reg,basereg,disp,imm,8)
835 #define amd64_div_reg(inst,reg,is_signed) amd64_div_reg_size(inst,reg,is_signed,8)
836 #define amd64_div_mem(inst,mem,is_signed) amd64_div_mem_size(inst,mem,is_signed,8)
837 #define amd64_div_membase(inst,basereg,disp,is_signed) amd64_div_membase_size(inst,basereg,disp,is_signed,8)
838 //#define amd64_mov_mem_reg(inst,mem,reg,size) amd64_mov_mem_reg_size(inst,mem,reg,size)
839 //#define amd64_mov_regp_reg(inst,regp,reg,size) amd64_mov_regp_reg_size(inst,regp,reg,size)
840 //#define amd64_mov_membase_reg(inst,basereg,disp,reg,size) amd64_mov_membase_reg_size(inst,basereg,disp,reg,size)
841 #define amd64_mov_memindex_reg(inst,basereg,disp,indexreg,shift,reg,size) amd64_mov_memindex_reg_size(inst,basereg,disp,indexreg,shift,reg,size)
842 //#define amd64_mov_reg_reg(inst,dreg,reg,size) amd64_mov_reg_reg_size(inst,dreg,reg,size)
843 //#define amd64_mov_reg_mem(inst,reg,mem,size) amd64_mov_reg_mem_size(inst,reg,mem,size)
844 //#define amd64_mov_reg_membase(inst,reg,basereg,disp,size) amd64_mov_reg_membase_size(inst,reg,basereg,disp,size)
845 #define amd64_mov_reg_memindex(inst,reg,basereg,disp,indexreg,shift,size) amd64_mov_reg_memindex_size(inst,reg,basereg,disp,indexreg,shift,size)
846 #define amd64_clear_reg(inst,reg) amd64_clear_reg_size(inst,reg,8)
847 //#define amd64_mov_reg_imm(inst,reg,imm) amd64_mov_reg_imm_size(inst,reg,imm,8)
848 #define amd64_mov_mem_imm(inst,mem,imm,size) amd64_mov_mem_imm_size(inst,mem,imm,size)
849 //#define amd64_mov_membase_imm(inst,basereg,disp,imm,size) amd64_mov_membase_imm_size(inst,basereg,disp,imm,size)
850 #define amd64_mov_memindex_imm(inst,basereg,disp,indexreg,shift,imm,size) amd64_mov_memindex_imm_size(inst,basereg,disp,indexreg,shift,imm,size)
851 #define amd64_lea_mem(inst,reg,mem) amd64_lea_mem_size(inst,reg,mem,8)
852 //#define amd64_lea_membase(inst,reg,basereg,disp) amd64_lea_membase_size(inst,reg,basereg,disp,8)
853 #define amd64_lea_memindex(inst,reg,basereg,disp,indexreg,shift) amd64_lea_memindex_size(inst,reg,basereg,disp,indexreg,shift,8)
854 #define amd64_widen_reg(inst,dreg,reg,is_signed,is_half) amd64_widen_reg_size(inst,dreg,reg,is_signed,is_half,8)
855 #define amd64_widen_mem(inst,dreg,mem,is_signed,is_half) amd64_widen_mem_size(inst,dreg,mem,is_signed,is_half,8)
856 #define amd64_widen_membase(inst,dreg,basereg,disp,is_signed,is_half) amd64_widen_membase_size(inst,dreg,basereg,disp,is_signed,is_half,8)
857 #define amd64_widen_memindex(inst,dreg,basereg,disp,indexreg,shift,is_signed,is_half) amd64_widen_memindex_size(inst,dreg,basereg,disp,indexreg,shift,is_signed,is_half,8)
858 #define amd64_cdq(inst) amd64_cdq_size(inst,8)
859 #define amd64_wait(inst) amd64_wait_size(inst,8)
860 #define amd64_fp_op_mem(inst,opc,mem,is_double) amd64_fp_op_mem_size(inst,opc,mem,is_double,8)
861 #define amd64_fp_op_membase(inst,opc,basereg,disp,is_double) amd64_fp_op_membase_size(inst,opc,basereg,disp,is_double,8)
862 #define amd64_fp_op(inst,opc,index) amd64_fp_op_size(inst,opc,index,8)
863 #define amd64_fp_op_reg(inst,opc,index,pop_stack) amd64_fp_op_reg_size(inst,opc,index,pop_stack,8)
864 #define amd64_fp_int_op_membase(inst,opc,basereg,disp,is_int) amd64_fp_int_op_membase_size(inst,opc,basereg,disp,is_int,8)
865 #define amd64_fstp(inst,index) amd64_fstp_size(inst,index,8)
866 #define amd64_fcompp(inst) amd64_fcompp_size(inst,8)
867 #define amd64_fucompp(inst) amd64_fucompp_size(inst,8)
868 #define amd64_fnstsw(inst) amd64_fnstsw_size(inst,8)
869 #define amd64_fnstcw(inst,mem) amd64_fnstcw_size(inst,mem,8)
870 #define amd64_fnstcw_membase(inst,basereg,disp) amd64_fnstcw_membase_size(inst,basereg,disp,8)
871 #define amd64_fldcw(inst,mem) amd64_fldcw_size(inst,mem,8)
872 #define amd64_fldcw_membase(inst,basereg,disp) amd64_fldcw_membase_size(inst,basereg,disp,8)
873 #define amd64_fchs(inst) amd64_fchs_size(inst,8)
874 #define amd64_frem(inst) amd64_frem_size(inst,8)
875 #define amd64_fxch(inst,index) amd64_fxch_size(inst,index,8)
876 #define amd64_fcomi(inst,index) amd64_fcomi_size(inst,index,8)
877 #define amd64_fcomip(inst,index) amd64_fcomip_size(inst,index,8)
878 #define amd64_fucomi(inst,index) amd64_fucomi_size(inst,index,8)
879 #define amd64_fucomip(inst,index) amd64_fucomip_size(inst,index,8)
880 #define amd64_fld(inst,mem,is_double) amd64_fld_size(inst,mem,is_double,8)
881 #define amd64_fld_membase(inst,basereg,disp,is_double)  amd64_fld_membase_size(inst,basereg,disp,is_double,8) 
882 #define amd64_fld80_mem(inst,mem) amd64_fld80_mem_size(inst,mem,8)
883 #define amd64_fld80_membase(inst,basereg,disp) amd64_fld80_membase_size(inst,basereg,disp,8)
884 #define amd64_fild(inst,mem,is_long) amd64_fild_size(inst,mem,is_long,8)
885 #define amd64_fild_membase(inst,basereg,disp,is_long) amd64_fild_membase_size(inst,basereg,disp,is_long,8)
886 #define amd64_fld_reg(inst,index) amd64_fld_reg_size(inst,index,8)
887 #define amd64_fldz(inst) amd64_fldz_size(inst,8)
888 #define amd64_fld1(inst) amd64_fld1_size(inst,8)
889 #define amd64_fldpi(inst) amd64_fldpi_size(inst,8)
890 #define amd64_fst(inst,mem,is_double,pop_stack) amd64_fst_size(inst,mem,is_double,pop_stack,8)
891 #define amd64_fst_membase(inst,basereg,disp,is_double,pop_stack) amd64_fst_membase_size(inst,basereg,disp,is_double,pop_stack,8)
892 #define amd64_fst80_mem(inst,mem) amd64_fst80_mem_size(inst,mem,8)
893 #define amd64_fst80_membase(inst,basereg,disp) amd64_fst80_membase_size(inst,basereg,disp,8)
894 #define amd64_fist_pop(inst,mem,is_long) amd64_fist_pop_size(inst,mem,is_long,8)
895 #define amd64_fist_pop_membase(inst,basereg,disp,is_long) amd64_fist_pop_membase_size(inst,basereg,disp,is_long,8)
896 #define amd64_fstsw(inst) amd64_fstsw_size(inst,8)
897 #define amd64_fist_membase(inst,basereg,disp,is_int) amd64_fist_membase_size(inst,basereg,disp,is_int,8)
898 //#define amd64_push_reg(inst,reg) amd64_push_reg_size(inst,reg,8)
899 #define amd64_push_regp(inst,reg) amd64_push_regp_size(inst,reg,8)
900 #define amd64_push_mem(inst,mem) amd64_push_mem_size(inst,mem,8)
901 //#define amd64_push_membase(inst,basereg,disp) amd64_push_membase_size(inst,basereg,disp,8)
902 #define amd64_push_memindex(inst,basereg,disp,indexreg,shift) amd64_push_memindex_size(inst,basereg,disp,indexreg,shift,8)
903 #define amd64_push_imm(inst,imm) amd64_push_imm_size(inst,imm,8)
904 //#define amd64_pop_reg(inst,reg) amd64_pop_reg_size(inst,reg,8)
905 #define amd64_pop_mem(inst,mem) amd64_pop_mem_size(inst,mem,8)
906 #define amd64_pop_membase(inst,basereg,disp) amd64_pop_membase_size(inst,basereg,disp,8)
907 #define amd64_pushad(inst) amd64_pushad_size(inst,8)
908 #define amd64_pushfd(inst) amd64_pushfd_size(inst,8)
909 #define amd64_popad(inst) amd64_popad_size(inst,8)
910 #define amd64_popfd(inst) amd64_popfd_size(inst,8)
911 #define amd64_loop(inst,imm) amd64_loop_size(inst,imm,8)
912 #define amd64_loope(inst,imm) amd64_loope_size(inst,imm,8)
913 #define amd64_loopne(inst,imm) amd64_loopne_size(inst,imm,8)
914 #define amd64_jump32(inst,imm) amd64_jump32_size(inst,imm,8)
915 #define amd64_jump8(inst,imm) amd64_jump8_size(inst,imm,8)
916 #define amd64_jump_reg(inst,reg) amd64_jump_reg_size(inst,reg,8)
917 #define amd64_jump_mem(inst,mem) amd64_jump_mem_size(inst,mem,8)
918 #define amd64_jump_membase(inst,basereg,disp) amd64_jump_membase_size(inst,basereg,disp,8)
919 #define amd64_jump_code(inst,target) amd64_jump_code_size(inst,target,8)
920 #define amd64_jump_disp(inst,disp) amd64_jump_disp_size(inst,disp,8)
921 #define amd64_branch8(inst,cond,imm,is_signed) amd64_branch8_size(inst,cond,imm,is_signed,8)
922 #define amd64_branch32(inst,cond,imm,is_signed) amd64_branch32_size(inst,cond,imm,is_signed,8)
923 #define amd64_branch(inst,cond,target,is_signed) amd64_branch_size(inst,cond,target,is_signed,8)
924 #define amd64_branch_disp(inst,cond,disp,is_signed) amd64_branch_disp_size(inst,cond,disp,is_signed,8)
925 #define amd64_set_reg(inst,cond,reg,is_signed) amd64_set_reg_size(inst,cond,reg,is_signed,8)
926 #define amd64_set_mem(inst,cond,mem,is_signed) amd64_set_mem_size(inst,cond,mem,is_signed,8)
927 #define amd64_set_membase(inst,cond,basereg,disp,is_signed) amd64_set_membase_size(inst,cond,basereg,disp,is_signed,8)
928 #define amd64_call_imm(inst,disp) amd64_call_imm_size(inst,disp,8)
929 //#define amd64_call_reg(inst,reg) amd64_call_reg_size(inst,reg,8)
930 #define amd64_call_mem(inst,mem) amd64_call_mem_size(inst,mem,8)
931 #define amd64_call_membase(inst,basereg,disp) amd64_call_membase_size(inst,basereg,disp,8)
932 #define amd64_call_code(inst,target) amd64_call_code_size(inst,target,8)
933 //#define amd64_ret(inst) amd64_ret_size(inst,8)
934 #define amd64_ret_imm(inst,imm) amd64_ret_imm_size(inst,imm,8)
935 #define amd64_cmov_reg(inst,cond,is_signed,dreg,reg) amd64_cmov_reg_size(inst,cond,is_signed,dreg,reg,8)
936 #define amd64_cmov_mem(inst,cond,is_signed,reg,mem) amd64_cmov_mem_size(inst,cond,is_signed,reg,mem,8)
937 #define amd64_cmov_membase(inst,cond,is_signed,reg,basereg,disp) amd64_cmov_membase_size(inst,cond,is_signed,reg,basereg,disp,8)
938 #define amd64_enter(inst,framesize) amd64_enter_size(inst,framesize)
939 //#define amd64_leave(inst) amd64_leave_size(inst,8)
940 #define amd64_sahf(inst) amd64_sahf_size(inst,8)
941 #define amd64_fsin(inst) amd64_fsin_size(inst,8)
942 #define amd64_fcos(inst) amd64_fcos_size(inst,8)
943 #define amd64_fabs(inst) amd64_fabs_size(inst,8)
944 #define amd64_ftst(inst) amd64_ftst_size(inst,8)
945 #define amd64_fxam(inst) amd64_fxam_size(inst,8)
946 #define amd64_fpatan(inst) amd64_fpatan_size(inst,8)
947 #define amd64_fprem(inst) amd64_fprem_size(inst,8)
948 #define amd64_fprem1(inst) amd64_fprem1_size(inst,8)
949 #define amd64_frndint(inst) amd64_frndint_size(inst,8)
950 #define amd64_fsqrt(inst) amd64_fsqrt_size(inst,8)
951 #define amd64_fptan(inst) amd64_fptan_size(inst,8)
952 #define amd64_padding(inst,size) amd64_padding_size(inst,size)
953 #define amd64_prolog(inst,frame,reg_mask) amd64_prolog_size(inst,frame,reg_mask,8)
954 #define amd64_epilog(inst,reg_mask) amd64_epilog_size(inst,reg_mask,8)
955
956 #endif // AMD64_H